EDA365电子工程师网

标题: i/o 的tri-state 和可控制状态区别? [打印本页]

作者: thinkzero    时间: 2013-8-14 12:15
标题: i/o 的tri-state 和可控制状态区别?
Altera Fpga中DEV_OE管脚功能描述为控制全局I/O为三态或可控制状态,不明白三态和可控制状态的区别?
作者: 超級狗    时间: 2013-8-14 15:12
本帖最后由 超級狗 于 2013-8-14 15:53 编辑
& }/ x0 k. }  o- x1 F, o
7 @, V1 C! P9 ?. G' ]Device Output-Enable Pin
5 l! ~, |' t" l# T- UThe MAX II device has a chip-wide output-enable pin (DEV_OE) to control the output enable for all output pins in your design. This allows bus-sharing in your system where you can disable the MAX II output so that other devices can drive the bus. If you use this option, all outputs on the chip operate normally when DEV_OE is asserted. When the pin is deasserted, all outputs are tri-stated. The DEV_OE pin functions as a normal user I/O pin if the option is not used.. b% A3 Q7 L6 Q7 J' }9 Y# j: X
6 C! v2 m6 U0 W" J3 j
{:soso_e134:}
作者: zgq800712    时间: 2013-8-15 11:50
复用管脚,你要在quartus里面开启这个才能用。不开启就是个普通IO,开启就是DEV_OE功能。
' a6 Y* O) A5 c开启后可能是输入0所有输出IO就变成三态口,相当于不让输出了。输入1就又变回输出IO了。
+ H* z7 U6 w4 ]( o4 Q
& z& S% W' E& U" s- {* o+ w
作者: timerc    时间: 2013-10-22 14:55
那怎么开启这个管脚呢,怎么设置?




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2