EDA365电子工程师网

标题: 求助帖 [打印本页]

作者: jianhuawei    时间: 2013-6-26 11:09
标题: 求助帖
什么情况下用到蛇形线,像usb数据线,有没有阻抗匹配的问题,需不需要绘蛇形线做匹配,如何用ad绘制蛇形线$ T$ G1 Z: @6 o+ q: T0 x
3W原则是面对的是高速信号线的吧?
作者: 黑驴蹄子    时间: 2013-6-26 12:45
本帖最后由 黑驴蹄子 于 2013-6-26 14:07 编辑
# F7 P( M6 O, Q: j
8 C8 k0 X" u( r- _5 Z; r) r蛇形线很多用在差分线等长场合   AD走蛇形   走线状态下shift+A7 a! V0 Z9 u4 g8 u7 z! Q
所谓的什么3W原则3H原则都是视情况而定   PCB设计涉及到的各行业各种产品太广   根本不能一概而论% ^0 y- I0 J) A& o  |% Y& X5 N

/ P8 H1 P* B2 _: D3 k! }
作者: lap    时间: 2013-6-26 13:27
本帖最后由 lap 于 2013-6-26 13:28 编辑
( V& Z3 w* e- T2 y; q
  h2 O4 m( ^7 A* {- B5 |/ i. B' F为解决信号时序问题,绕等长,每组信号线间一般会用到蛇形走线;另一种情况,是信号有要求延迟时间,而实际上在PCB上面走线长度达不到,需要用蛇形走线来加长走线。( X, ~$ T7 c+ {+ M' Y4 r( B. m" i
USB数据线一般都是控制90欧姆阻抗的,最好是差分之间做下等长。
, A  m/ z3 D/ k: d3W原则是为了减小信号之间的串扰问题。并不像上面所说的对高速信号而已的,只要是信号走在一起,肯定就会存在串扰问题,只是严重情况不一样而已。在信号速率不高的情况下,串扰影响较小,但如果在高速信号(达到10几个GHz)的情况下,串扰就会比较明显了。如果保证信号3W间距的话,可以减小信号串扰的80%--90%。

无标题.jpg (336.87 KB, 下载次数: 0)

无标题.jpg

作者: jianhuawei    时间: 2013-6-26 14:13
学习了,谢谢各位
作者: jianhuawei    时间: 2013-6-26 14:36
90om的阻抗用ad可以自动计算并调整么,一直搞普通的板子,现在对usb无从下手
作者: lap    时间: 2013-6-26 14:49
jianhuawei 发表于 2013-6-26 14:36 ! {+ D& E' }0 ?4 J) ~
90om的阻抗用ad可以自动计算并调整么,一直搞普通的板子,现在对usb无从下手
1 g" B! G. e' v9 h
AD软件是没办法计算的。可以用Shortcut to Si9000计算,然后再根据计算出来的值,进行补偿。也可以让制版客户提供一个参考值来设计。
作者: 2009zhaoqf    时间: 2016-10-24 10:08





欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2