EDA365电子工程师网

标题: 请问下这种嗡鸣器设计的上拉电阻的作用是什么? [打印本页]

作者: twffwt    时间: 2013-6-14 08:46
标题: 请问下这种嗡鸣器设计的上拉电阻的作用是什么?
请问下这种嗡鸣器设计的上拉电阻的作用是什么?  随便解释下它的工作原理。。   ,,以及这两种设计方法的区别与共同点

上拉电阻的作用.png (19.64 KB, 下载次数: 0)

设计一

设计一

设计二.png (12.71 KB, 下载次数: 0)

设计二

设计二

作者: bluskly    时间: 2013-6-14 09:03
我觉得有这么个作用:当IC口状态不明的时候,加上上拉就能保证蜂鸣器不会响。只有当IO口被拉低的时候,蜂鸣器才会鸣响。特别是处于MCU或者CPU刚开机的时候。
* f9 g# J( I4 \9 I% c
作者: twffwt    时间: 2013-6-14 16:51
本帖最后由 twffwt 于 2013-6-14 16:55 编辑 % U# c7 o, V# w- p* @4 h3 [. Z
bluskly 发表于 2013-6-14 09:03 1 Z" k8 C. f3 m9 D
我觉得有这么个作用:当IC口状态不明的时候,加上上拉就能保证蜂鸣器不会响。只有当IO口被拉低的时候,蜂鸣 ...
" \5 }4 ~: c. k2 \

6 L3 p4 h, s2 l, ^3 I应该是这样的,,谢谢了哈,,当为低电平时,发射极e和基极b的PN结导通,,从而集电极c和发射极e导通,即蜂鸣器所在回路导通就发出声音了。。
作者: zgq800712    时间: 2013-6-14 16:55
第一个上拉啊,第二个应该换NPN管子才是。
% K5 D& s) k% f+ l& y# V3 G: P# H: ]( _: m+ B( ]5 c  j
第一个电路:现在的处理器等上电状态基本多是输入高阻状态。上拉固定了高电平,上电的时候蜂鸣器不会叫一下。
作者: twffwt    时间: 2013-6-14 16:57
本帖最后由 twffwt 于 2013-6-14 16:59 编辑
( v0 d6 [: ]( Z: W3 h; I
zgq800712 发表于 2013-6-14 16:55
9 _% A) k( q* ]+ ?第一个上拉啊,第二个应该换NPN管子才是。1 F5 Q$ d0 K4 U3 U( q7 I8 j; w4 O
% k# F) l0 l# T: i7 U
第一个电路:现在的处理器等上电状态基本多是输入高阻状态。上 ...

6 a) x8 k( O2 {$ A
( h, `7 p: \& [为什么第二个得是NPN管子才可以呢?? 要不你解释下这工作原理吧。。  我觉得这两个设计原理是一样的吧,,只是第一种加了个上拉电阻,,第一种是用在FPGA上的,,第二种是用在单片机上的,,,两种都可以用哟
作者: kobeismygod    时间: 2013-6-14 17:32
第一个电路如果换成NPN管子的话,那这个管子的位置就要调换下了。另外,我倒是觉得第二个电路的管子可以换成NPN,用PNP管应该也能用,但是看着好奇怪啊,
作者: sensendedipan    时间: 2013-6-23 14:37
twffwt 发表于 2013-6-14 16:57 5 k0 w' G" o* ^, l  U
为什么第二个得是NPN管子才可以呢?? 要不你解释下这工作原理吧。。  我觉得这两个设计原理是一样的吧 ...

, t( q* C7 m" P, t如果不加上拉,下载程序的时候蜂鸣器会响




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2