7 S+ f8 T' N$ r! K! j
: C- Z8 ^. X0 }长度匹配的布线实现: Allegro―〉手工的方法;Veribest―〉成批量地自动完成(可以将设计时间从2周或更长到缩短几个小时)
2 e* [8 Z8 i9 |4 L0 X) T多线并行布线: Allegro―〉一次只能完成一根线;Veribest―〉一次可以多根线并能自动调整,打过孔等等(可得益10倍以上的设计效率的提高)
; U0 i! ^& B) C/ `- C动态推挤(调线): Allegro―〉有限的能力(比如出现毛刺);Veribest―〉 随意推挤没有毛刺(5倍以上的效率提高)
: O% w! X, V) f) n, [0 R差分对布线: Allegro―〉 无 ;Veribest―〉可自动差分布线(手工布线下10倍以上的效率提高)
* g1 b4 A z3 g% j5 e8 E无限次的Undo和Redo Allegro: Allegro―〉无Veribest―〉可缩短总设计时间的10%
- T* f0 P: \, m8 ^集成的库管理: Allegro―〉功能有限;Veribest―〉需很少的数据切换 4 \9 X* ]8 J v: j$ ~1 ?
原理图和PCB的集成: Allegro―〉基于网表的;Veribest―〉无缝集成(更出色的ECO和BOM,100倍的设计改进)
# h3 }$ M# k" ^9 A) F) T& R7 z, n中文输入: Allegro―〉不支持;Veribest―〉原理图中输入中文,PCB任意位置任意层输入中文,支持全部字体 : X# b6 }/ n/ Z1 U5 ~ [
使用Veribest的酷功能
2 }! d6 O; O* p" l: v% {) g1. 差分对/多线布线
% o0 m# o( ]$ W3 } |* U/ O2. 高速网线的动态调整(比如可以调整或推挤蛇形线,而蛇形线的形状和长度可以动态的保持不变) " A/ `3 E9 L& p3 O: d8 r) e
3. 可以敷铜区中进行布局布线,并可以在已敷铜区域内推挤布线、过孔,移动器件 $ x3 f3 z! x/ b
4. 在一个集成环境下的单一layout设计系统(交互布线与自动布线统一环境) 4 x5 e5 j! H, z+ ?+ f
5. 基于形状的交互布线和自动布线 ) u* o3 x+ H: u8 y' d
6. 动态改变线宽和过孔大小的规则区域定义; 3 |8 k+ j0 q7 v, I; P, ]: h. b
7. 能将电路从一边推挤到另一边
. f( y0 E$ q. n. i/ A* a8. 能将过孔合并到其他过孔和引脚;
! f2 F$ d5 n6 q0 ?% G( l9. 敷铜区易于编辑、拷贝和移动;
* `* ]: n7 A. h T$ i4 t10. 器件在动态敷铜区的移动;
# i# n1 w; I, _# e3 Y3 b11. 提供BGA扇出模板; % p W+ n$ O& A6 i- K
12. 可以显示引脚号;
9 x9 I; C& u" @+ j13. 动态“冒险”显示; . }; j% G; n6 {% K3 C0 q
14. 动态曲线调整(高速约束线); 6 h% L- |5 W8 V6 J3 k* d; a
15. 钻孔显示; & h0 w- o8 b& Q+ b* s- k" M" j
16. 多线布线和多线自动连接; ( g9 S. I/ j# K. j/ z
17. 选择能力(特别是被选中的网线固定);
% W O( S/ o; z' q! N18. 差分对自动调整;
, v" } G# ?$ T W19. 动态自动调整; ( ^! r; b5 |( b' l2 t
20. 按网线/错误着色;
1 n U3 j# m% i21. 自动的热焊盘旋转;
# x7 @0 I* O' K* A22. 丝印字编辑; 4 p; E9 f0 m* U1 g) i! a
3 ?7 S X: a$ e: C |
|