EDA365电子工程师网

标题: DDR的波形如下,请问这种波形影响系统正常工作吗? [打印本页]

作者: youshan    时间: 2013-5-6 15:25
标题: DDR的波形如下,请问这种波形影响系统正常工作吗?
本帖最后由 youshan 于 2013-5-6 15:26 编辑 6 O2 @  F3 K: T$ q8 Q5 S
. `# K& b7 i& r' A0 N: U
1.8V的系统,上面的是波形展开后的,下面的是没展开的。

scope_4.JPG (63.38 KB, 下载次数: 0)

scope_4.JPG

scope_3.JPG (61.07 KB, 下载次数: 0)

scope_3.JPG

作者: xiaoyunvsmm    时间: 2013-5-6 15:33
1.8V ?DDR3?我上次的DDR波形和你这个差不多,可以正常工作,但是你的系统电压1.8V,不太清楚了,等大神分析。。。你可以加端接电阻上去,波形会好点
作者: qiangqssong    时间: 2013-5-6 16:34
这种波形是正常的,只不过如果过冲幅值太大的话可能会影响DDR的正常工作,可以想办法将其减小!!!
作者: weihuaping118    时间: 2013-5-6 19:01
信号过冲,这是设计的时候应该考虑到的,如果现在是在调试阶段,最好是改善它。用加电阻匹配和电容都可以解决。
作者: youshan    时间: 2013-5-7 10:04
weihuaping118 发表于 2013-5-6 19:01 / Z0 ~/ v& d# U% K, @6 w9 i
信号过冲,这是设计的时候应该考虑到的,如果现在是在调试阶段,最好是改善它。用加电阻匹配和电容都可以解 ...
, m2 v! m1 ], Y( P
匹配电阻如何加?
7 D: [, W; m- w2 a我们线路上留着串联电阻,目前是75欧姆,要消除的过冲的话,得加大电阻还是减小?0 r( w/ R) O- d1 @
还有电容想要加的话如何加?
作者: 圣代甜筒    时间: 2013-5-7 11:17
xiaoyunvsmm 发表于 2013-5-6 15:33 5 r+ i- q8 S& ]9 h( P
1.8V ?DDR3?我上次的DDR波形和你这个差不多,可以正常工作,但是你的系统电压1.8V,不太清楚了,等大神分 ...

. V6 W5 ~* d( P5 X  F6 E1.8V就肯定是DDR2了
1 K6 y. l; W! Q3 P! m2 a% w$ Z: K: a
; G! r4 Y+ P& I# M' h" v+ A这个过冲和下冲只要参考JEDEC标准就行,另外还需要看跑的DDR的频率,不同频率的标准是不一样的。
作者: Navi    时间: 2013-5-7 11:50
从你的waveform上看,应该是address的信号吧,overshoot和undershoot都有点大,说明你的阻抗匹配做的不够好,如果有条件可以做下仿真,看如何改变你的电阻值。如果你的系统做的好,或许不会影响你的系统正常工作,如果太大,或许会影响,但是不管怎么样,这种shoot会影响你的chip的寿命,平滑些为好。
作者: weihuaping118    时间: 2013-5-7 12:48
这个和你的走线也有关系,是否是蛇形呢?一般都是加大电阻,电容可能会不稳定,因为电容受温度影响!
作者: 红色石头    时间: 2013-5-7 16:58
youshan 发表于 2013-5-7 10:04
: ~" s+ e. }: N2 Y6 X匹配电阻如何加?+ h1 Z2 G+ V3 m! l' W
我们线路上留着串联电阻,目前是75欧姆,要消除的过冲的话,得加大电阻还是减小?/ l& \# U9 ]0 I" W
还 ...

5 c8 f6 B* Z7 f! _& ePCB布线是否做了阻抗控制?
: K5 C9 ?9 w7 Q) H# ^匹配分为前端和终端匹配,也就是经常说的串联匹配和并联匹配,一般情况下只需要满足一种匹配即可。你线路上留有串联电阻也就是做的前端串联匹配,此电阻值DDR控制器的datasheet上会讲,一般为22或33欧。
作者: yexingzheyjx    时间: 2013-5-8 10:27
2us每格,这是什么状态下的什么信号信号?测试时应该对照clk信号去查看。至少看个高频的信号吧。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2