EDA365电子工程师网

标题: 一个12V转11V的降压模块输出不稳定总在9~11V之间变化是什么原因 [打印本页]

作者: laobei1986    时间: 2013-5-3 21:25
标题: 一个12V转11V的降压模块输出不稳定总在9~11V之间变化是什么原因
一个12V转11V的降压模块输出不稳定总在9~11V之间变化是什么原因?若去掉输出滤波电容,输出9.8V稳定,加上电容后,又在9~11V之间变化,请问这是什么原因。. U+ T- h$ \2 }, ]* g# m

作者: kevin890505    时间: 2013-5-3 22:53
没有负载吧
作者: laobei1986    时间: 2013-5-5 12:57
本帖最后由 laobei1986 于 2013-5-5 17:34 编辑 2 @  U7 K3 h0 f
kevin890505 发表于 2013-5-3 22:53
. A  h# ~% d0 g1 B没有负载吧

. b& n% K8 e4 g$ |7 T6 v; B) a) B& l' f  D! m
没有负载,可是没有负载也不应该是造成电压不稳定的原因吧。; o+ c% D, h3 Y% f) n
原来的输出电容是47uF,后来换了个1uF的电容,输出电压稳定在10.3V,请问出现这种现象的原因。
作者: liangjiatian    时间: 2013-5-6 15:45
不知道你这个模块结构是怎样的!!
作者: qiangqssong    时间: 2013-5-6 17:11
加上电容后是不是电路振荡了?楼主可以测一下输出电压波形
作者: zhixueyiye    时间: 2013-5-6 20:32
给出电路图吧
作者: fyh629    时间: 2013-5-7 13:24
Q=C*U
作者: laobei1986    时间: 2013-5-7 19:04
qiangqssong 发表于 2013-5-6 17:11
5 q+ x0 f) V/ P加上电容后是不是电路振荡了?楼主可以测一下输出电压波形
$ C0 A) J8 i, h6 P% L& W
是的,加上输出电容后电路震荡,输出电压在11.5V到9V之间震荡。请问这是什么原因

QQ截图20130507190547.png (70.16 KB, 下载次数: 2)

QQ截图20130507190547.png

作者: laobei1986    时间: 2013-5-7 19:05
liangjiatian 发表于 2013-5-6 15:45 + {7 c/ {$ s; ~, [
不知道你这个模块结构是怎样的!!
1 j- \9 E* T: C8 r5 Y3 w
原理图以放在8#,请帮忙看一下吧。
作者: laobei1986    时间: 2013-5-7 19:06
zhixueyiye 发表于 2013-5-6 20:32 7 w( ]0 ^1 n# J4 r# _' i1 U
给出电路图吧
/ n) b1 s) N6 Z+ L1 \
原理图已放在8#,请帮忙看一下吧。
作者: liangjiatian    时间: 2013-5-7 19:20
VSENSE 电压多少?稳定吗?
作者: liangjiatian    时间: 2013-5-7 19:21
laobei1986 发表于 2013-5-7 19:06
/ s4 K0 L% [" d3 ~) @原理图已放在8#,请帮忙看一下吧。
4 Y- I: {" d# L$ h2 T, D
VSENSE教电压多少?稳定吗?
作者: kevin890505    时间: 2013-5-7 20:53
1,后级加个1K电阻试试,不知道你的DCDC是什么时候的; |/ h2 @' M( l8 v& k
2,不行的话给反馈环路加个20pF的前馈电容,就是和Rfbt并联
' @  R+ Y0 K3 m5 b. b3,检查芯片的地焊接是否良好,以及PCB的FB回路和输出地回路是否OK
作者: 超級狗    时间: 2013-5-8 08:54
本帖最后由 超級狗 于 2013-5-8 12:50 编辑
' z; Y, p& k. |3 [5 o; z8 a- n) S2 T9 V& M1 [- G+ }
看一下芯片資料中的這一段,是不是輸入和輸出的電平差太小?(應用是 12V 轉 11V)
! r7 `7 V9 U3 z( v. E5 C2 t) W; H+ J6 C% N5 Q, D
Low-Dropout Operation and Bootstrap Voltage (BOOT)
" e4 V4 R; ?! M& H% eThe TPS5401 has an integrated boot regulator, and requires a small ceramic capacitor between the BOOT and PH pins to provide the gate-drive voltage for the high-side MOSFET. The BOOT capacitor is refreshed when the high-side MOSFET is off and the low-side diode conducts. The value of this ceramic capacitor should be 0.1 mF. A ceramic capacitor with an X7R or X5R grade dielectric with a voltage rating of 10 V or higher is recommended because of the stable characteristics over temperature and voltage. To improve dropout, the TPS5401 is designed to operate at 100% duty cycle as long as the BOOT-to-PH pin voltage is greater than 2.1 V. When the voltage from BOOT to PH drops below 2.1 V, the high-side MOSFET is turned off using an UVLO circuit, which allows the low-side diode to conduct and refresh the charge on the BOOT capacitor. Because the supply current sourced from the BOOT capacitor is low, the high-side MOSFET can remain on for more switching cycles than are required to refresh the capacitor; thus, the effective duty cycle of the switching regulator is high. The effective duty cycle during dropout of the regulator is mainly influenced by the voltage drops across the power MOSFET, inductor resistance, low-side diode, and printed circuit board resistance. During operating- E+ @7 E+ h$ z! d! f. h$ U: w
conditions in which the input voltage drops and the regulator is operating in continuous conduction mode, the high-side MOSFET can remain on for 100% of the duty cycle to maintain output regulation, until the BOOT-to-PH voltage falls below 2.1 V.
, U" Z2 `5 q" }7 S, ^& m! n$ _. p; N
Attention must be taken in maximum-duty-cycle applications which experience extended time periods with light loads or no load. When the voltage across the BOOT capacitor falls below the 2.1-V UVLO threshold, the high-side MOSFET is turned off, but there may not be enough inductor current to pull the PH pin down to recharge the BOOT capacitor. The high-side MOSFET of the regulator stops switching because the voltage across the BOOT capacitor is less than 2.1 V. The output capacitor then decays until the difference in the input voltage and output voltage is greater than 2.1 V, at which point the BOOT UVLO threshold is exceeded, and the device starts switching again until the desired output voltage is reached. This operating condition persists until the input voltage and/or the load current increases. It is recommended to adjust the VIN stop voltage greater than the BOOT UVLO trigger condition at the minimum load of the application using the adjustable VIN UVLO feature with resistors on the EN pin.
2 g2 l. k. I+ ?! H) R
! q8 T2 U0 ~6 w4 Y. [{:soso_e124:}
作者: qiangqssong    时间: 2013-5-8 09:23
laobei1986 发表于 2013-5-7 19:04 . D; o$ N" q% X  c5 |. J
是的,加上输出电容后电路震荡,输出电压在11.5V到9V之间震荡。请问这是什么原因

/ n- F; @% [. b- Y# W这种情况估计得看震荡频率了,你可以先在电压输出端(VOUT端)并除47UF的大电容外,再并联1UF和0.1UF两种值的电容试试,也就是在输出端同时并联三种电容值的滤波电容(电容的值也可以参照电源芯片SPEC上的推荐的电容值),这样看能不能消除震荡??
作者: laobei1986    时间: 2013-5-8 17:48
liangjiatian 发表于 2013-5-7 19:21
3 J9 K  E- h$ G3 {' }2 A" OVSENSE教电压多少?稳定吗?

6 F$ a$ d1 e, Q  i: XVSENSE 的电压,规定是0.8V,但是现在输出不稳定。
作者: laobei1986    时间: 2013-5-9 10:59
laobei1986 发表于 2013-5-8 17:48
7 A/ u! }% F. Y3 y$ X) E$ _VSENSE 的电压,规定是0.8V,但是现在输出不稳定。
/ x# K- X4 X$ J& K9 R6 b; J
不稳定
作者: zhanglaoye    时间: 2013-5-9 19:28
大概看了下,应该是占空比过大引起震荡造成不稳定,你输入输出压差仅1V电流0.5A,可以用LDO,你先提高输入电压到14v看是否有电压不稳的现象,如果消失就能证明。有时IC在临界状态动一点玩意都不稳定,要留余量,不要竭泽而渔。
作者: laobei1986    时间: 2013-5-10 14:42
zhanglaoye 发表于 2013-5-9 19:28 3 l1 U$ r- }+ B- x
大概看了下,应该是占空比过大引起震荡造成不稳定,你输入输出压差仅1V电流0.5A,可以用LDO,你先提高输入电 ...

; D# u( b: c, H5 `  W- k1 J大侠,按你的说法我用14V做输入电压,输出电压果然稳定了,非常感谢。那么是否能在原来的基础上修改呢。使输出电压稳定。
作者: zhanglaoye    时间: 2013-5-10 20:03
你的意思是输入电压只能是12V?那只有用线性稳压的LDO,用开关稳压你东调西换能搞出个能工作的,但是量产绝对不行。IC由于内部参数差异同样占空比有的IC 不会出问题,有的会。要留余量,不要竭泽而渔就是这个意思。如果输入电压不能提高,只有用LDO,损耗大约0.5W,铜皮铺大点就行
作者: laobei1986    时间: 2013-5-12 11:38
zhanglaoye 发表于 2013-5-10 20:03 $ b& W) J9 o8 v0 l9 W
你的意思是输入电压只能是12V?那只有用线性稳压的LDO,用开关稳压你东调西换能搞出个能工作的,但是量产绝 ...
4 X/ j3 |5 c0 y: a) N: t/ C$ D
好的,多谢了。我这是第一次设计原理图、画PCB、调板。设计的几个DCDC电源模块都出现不同程度的问题,请问您我又什么资料可以参考学习?
作者: yanyeh89    时间: 2013-5-14 17:34
在你的电容后面加一个10k f的电阻,进行相位补偿,破坏你这个电路振荡的条件!!!如果我没有猜错的话你加的那个电容恰好将输出电压的相位偏移到180度,满足振荡的 条件!!!顺便说以下,开关电源相位补偿端口从没有没有只加电容而不加电阻的!!!!
作者: yanyeh89    时间: 2013-5-14 17:35
说错了应该是大于180度了!!!!
作者: yanyeh89    时间: 2013-5-14 17:35
希望对你有用!!!!
作者: laobei1986    时间: 2013-5-14 20:25
本帖最后由 laobei1986 于 2013-5-14 21:25 编辑
+ v* I: ]2 j& ^& g4 Z4 F7 N
yanyeh89 发表于 2013-5-14 17:35 + e# _# ^. o& A+ M
希望对你有用!!!!

7 d4 i# z6 u: A7 u9 ?: G9 u: G& y4 `  r2 M0 W: i" W
谢谢。请问您对通过什么方式学习硬件电路的,我第一次接触这些东西,深深的感到内心疲惫,学不会呀,还请您支个招。
作者: yanyeh89    时间: 2013-5-15 08:46
模拟电路是硬件电路的鼻祖!!!当然你的数学和信号与系统要好!!!!这两个是基础!!!!!面对疑难问题我也是菜鸟!!!!
作者: laobei1986    时间: 2013-5-16 12:02
yanyeh89 发表于 2013-5-15 08:46
3 S/ @6 R# a6 h. c0 \模拟电路是硬件电路的鼻祖!!!当然你的数学和信号与系统要好!!!!这两个是基础!!!!!面对疑难问题我也是 ...

: F8 G  _! a( g& d/ H$ V. y+ a5 }谢谢。多谢指点啦!!!!!
作者: sczh01    时间: 2013-5-16 23:03
受教了 还是很有意思话题
作者: chidao9999    时间: 2013-5-17 11:15
占空比不能搞这么大,同意这个。
作者: wangshilei    时间: 2013-5-18 22:41
12V 转11V,有必要吗?  是什么负载非要11V
作者: laobei1986    时间: 2013-5-31 14:27
wangshilei 发表于 2013-5-18 22:41
) |0 R; N9 H* b& f  O12V 转11V,有必要吗?  是什么负载非要11V

- g5 ~  y$ C! u0 m9 C, b& ]9 W是这样的。
作者: DIA3BLO    时间: 2013-6-6 08:59
LZ是没了解DC-DC与LDO的区别
作者: DIA3BLO    时间: 2013-6-6 09:03
非要12V输入11V输出,可以试试用TL1963A,Layout时散热做好点
作者: romantic878595    时间: 2013-6-15 00:10
这种情况建议使用LDO,一定要用DCDC的话,可以使用LT的升降压型IC。
作者: rogetxu    时间: 2013-6-19 10:35
本帖最后由 rogetxu 于 2013-6-19 10:55 编辑
2 z) n* q( \' T1 }, l; x
# i4 p7 x& A9 `  cInput: 12V Output: 11V 用BUCK 合理吗?
1 p. a; h# S$ M- W" m占空比是多少? 91.6% 带电流环就不太能稳定.
! Z2 t3 [1 G1 ~用线性的吧!* p, a) ?0 W8 t/ H# u( h

作者: gx北部弯    时间: 2013-10-26 16:22
加个假负载试一下." w) n$ Z1 G% W

作者: bluemare    时间: 2013-10-27 15:38
在上反馈电阻(Rfbt)上,并一个电容(前馈电容)
作者: timerc    时间: 2013-10-28 08:41
不能串联两个二极管来降压么
作者: xiaoyangren    时间: 2013-10-29 13:13
不懂硬件设计,真不知道怎么设计原理




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2