EDA365电子工程师网

标题: SIwave进行传输线的S参数 [打印本页]

作者: reddevils1986    时间: 2013-3-28 19:50
标题: SIwave进行传输线的S参数
SIwave在对传输线S参数提取时,是否也包含了传输线过孔处的影响?
作者: beyondoptic    时间: 2013-3-29 11:32
是包含了过孔的影响的
作者: eda-chen    时间: 2014-3-6 11:15
电容在链路中,可以连电容一起提么?
作者: cousins    时间: 2014-3-6 12:21
可以,但是hfss这类的软件应该只支持rlc边界,如果有相对准确的rlc参数可以借鉴。
% x) |7 L2 m3 U  Y$ S) D2 i$ K, u否则就只能导touchstone到路分析。% n0 j4 I/ @# |% K, }1 M- F2 z

作者: buymoreba    时间: 2014-3-7 10:40
cousins 发表于 2014-3-6 12:21
0 i! {2 B) {3 x/ y2 q( _3 W7 T可以,但是hfss这类的软件应该只支持rlc边界,如果有相对准确的rlc参数可以借鉴。+ x) P! h, V! F6 C* ?
否则就只能导touchstone ...

" ~  o; o* C4 N: K4 O$ l& h3 b" x像SATA这种有耦合电容的线路,我在芯片端和CONN端建Port提s参数,在designer里看到的波形只有正没有负,如果在芯片端和电容端建Port提s参数到Designer波形就正负都有,请问这个耦合电容会有影响么,要怎么处理吗?




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2