EDA365电子工程师网

标题: 6层阻抗板的PCB走线要求 [打印本页]

作者: haikng168    时间: 2013-1-28 09:36
标题: 6层阻抗板的PCB走线要求
如题,如今要做一块6层板的阻抗板,层叠为TOP--地--信号---电源--信号--BOT,板厚1.6MM,FR4材质
. ]( s& ^8 e7 J现在要求的是:各信号层走50R,90R,100R的线时需要的走线宽度和安全间距,PCB材质的层叠图- a5 ?# @' x  ?8 T; k: V8 z- Y. c
可以用SI9000算出来,但是据说各个板厂生产工艺不同,所以求正规答案或者做过的前辈指点  B( `( i4 U; Q( c* \

: Y$ W1 c1 I- }  m) w6 f在线等待,谢谢!
  l& b* X: d" C  L& q  w: x
8 L2 u2 |& w$ s( @
作者: aptx4689lx    时间: 2013-1-28 09:55
主要是因为各个板长的固化片厚度和fr4不一样。一般的线宽线距gerber发到板厂,提出阻抗要求,板长还会调整的,基本都会满足你的阻抗要求的
作者: Larry_11844    时间: 2013-1-28 11:03
每个板厂的要求不一样,最正规的就是你把叠层信息、半固化片厚度,基材,验收标准写到上面,这样不管是哪个板厂看到了,就会明白了,就像2楼说的,计算出来的阻抗都是根据理论的,但是实际残铜率只有最终的PCB才能确定,这就是板厂为什么要调整的原因了
作者: haikng168    时间: 2013-1-28 11:16
谢谢你们,就是说我可以根据理论算法大概做好,之后提交给PCB生产厂家,他们再稍微调整一下就OK了
* O6 w5 v+ l7 g* ]( z- f
作者: bmzyluo    时间: 2013-1-28 13:05
一般板厂都会有一个阻抗叠层说明,照着他们给的的推荐值布线也行。0 N; a' {5 P( j  C

作者: Eli    时间: 2013-1-28 14:57
最好能把叠层叠对称了,防止板翘曲。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2