EDA365电子工程师网

标题: 做FPGA的板级信号完整性仿真 [打印本页]

作者: twffwt    时间: 2012-11-28 10:53
标题: 做FPGA的板级信号完整性仿真
做FPGA的板级信号完整性仿真,我们是应该用Quartus II产生的IBIS模型还是在官网上下载的IBIS模型来仿真呢??  并且问下我要对时钟信号仿真,但没找到晶振的IBIS模型,不知道大家是怎么处理的呢??
作者: popcup512j    时间: 2012-11-29 17:17
个人猜测是用quartus生成的模型,因为毕竟设计不一样可能会有差别吧。5 p& _  f7 v: ?* f% A
我也快要做这些工作,楼主有没有相应的学习资料分享一下。
作者: twffwt    时间: 2012-12-10 18:18
popcup512j 发表于 2012-11-29 17:17 5 b& L2 o7 m( r. ^3 E) E
个人猜测是用quartus生成的模型,因为毕竟设计不一样可能会有差别吧。9 Q; h1 [$ w1 d/ x2 b+ \' W
我也快要做这些工作,楼主有没有相应 ...
" f8 b" K4 A1 D, o/ H6 q
我知道用Quartus如何生成IBIS模型,但不知道是不是在生成IBIS模型前应该分配好设计的引脚呢?? 你现在开始做这方面工作了吗? 多多交流,共同进步哈。。。
作者: burton0510    时间: 2013-8-11 02:31
twffwt 发表于 2012-12-10 18:189 Y( u* d$ t  E1 @- k
我知道用Quartus如何生成IBIS模型,但不知道是不是在生成IBIS模型前应该分配好设计的引脚呢?? 你现在开 ...
2 K8 V; X# U0 ?6 |) Q  f6 E+ D. @
生成模型前要先分配引脚
作者: twffwt    时间: 2013-11-3 21:30
popcup512j 发表于 2012-11-29 17:17
' z# o$ m4 A% Y个人猜测是用quartus生成的模型,因为毕竟设计不一样可能会有差别吧。
( }  }, a0 U+ u0 {5 ^我也快要做这些工作,楼主有没有相 ...

8 J4 b4 r8 [# ]9 A# E+ N! x  l, D你现在还在做信号完整性仿真没呀?




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2