EDA365电子工程师网
标题:
问个关于参考平面与回流路径的问题
[打印本页]
作者:
duck8880
时间:
2012-11-16 22:57
标题:
问个关于参考平面与回流路径的问题
本帖最后由 duck8880 于 2012-11-16 23:42 编辑
; D; Q/ ]% a- G) L' N! |
: a) R3 K4 V6 I/ y
比如有块PCB板的层叠结构是这样的,TOP层是信号,L2层是VCC平面,L3层是GND平面。
, N6 M( ] a2 V9 E: O8 v
TOP - signal
W5 l+ N6 @$ h) K+ q2 J' x2 N
L2 ----------------- VCC
! I: v% D4 X: D0 @/ P: F
L3 ----------------- GND
W/ r% q) J6 X( B8 h6 A
......
+ w8 ~! A, q: h& P; h9 k3 c
那么top层信号的参考平面是L2层,计算阻抗是按L2层来的。
5 p1 K \- i6 [
如果在信号的终端,做一个到GND的并联端接,那么信号的回流是走在L3层吗?
/ W O. u8 r% h' v8 I: V
信号的参考平面和信号的回流路径不在一层上,是合理的现象么?
作者:
honejing
时间:
2012-11-17 14:19
可以這樣看待,確認你的設計會對 VCC 及 GND 平面做足夠的去耦,使得兩個平面之的間阻抗在你的運作頻段間是維持低阻抗 (例如 100 mOhm),那GND的并联端接就相當於接在 VCC 平面上,回流會自己找低阻抗的地方流通。
作者:
sandyxc
时间:
2012-11-18 23:30
本帖最后由 sandyxc 于 2012-11-18 23:32 编辑
6 ], N L( ^+ U$ ?& S) v
7 v9 V7 Q! u' L! C
信号的参考层和回流层都是L2层
6 S. d l9 i6 ~9 F) x% b3 y; t" g
/ i. D2 C/ \: h' Q/ W8 V0 Y, I1 [( X
信号会选择最低的阻抗路径通过电磁感应的方式回流,一般情况下,回流程是离信号层最近的,且有大面积铜箔的层面。
' v5 Q, v% G* {
* q9 j5 d: \ N9 Z4 _9 V# Y
在信号的终端做并联端接,只是为信号做了一种阻抗匹配电路,与信号在哪层回流是没有关系的。
' V/ K* i$ d! I5 `8 N! H
( L5 P/ N6 @* Q; v+ Z' U; g' m
另外我认为参考平面与回流路径,一般情况下是相同的。
6 v( D+ ~0 r0 l V6 C' q7 ~9 \. V
& D5 D2 b' Z) |# e6 K- q# ^
新手来的,仅供参考,希望能帮到楼主。{:soso_e100:}
作者:
eda-chen
时间:
2012-12-27 00:32
参考平面与回流路径可不是一样的哦~高速的时候你看还能不能一样看待。。
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2