EDA365电子工程师网

标题: ddr1 LAYOUT求助 [打印本页]

作者: 刘强    时间: 2012-10-26 16:57
标题: ddr1 LAYOUT求助
在网上找了好多资料比较混乱,现想确认下DDR1的BA,RAS,CAS,WE,CKE,CS是否需要和ADDR线等长,有资料说需要,有的资料说不需要,纠结中,如果需要等长,我单独将BA,RAS,CAS,WE,CKE,CS这些命令和控制的线换层绕线,而其它数据和地址都不换层是否可行,盼指点。
作者: 香雪海    时间: 2012-11-2 09:36
ddr1中分组情况是这样的,所有的数据线分为一组走同层,地址线,时钟线和控制线设为一组,也是尽量走同层,绕等长的时候地址线那一组要参考时钟线的长度
作者: hui_hui0228    时间: 2012-11-2 10:05
ddr没有那么高的要求把,看你做的项目,不饶都行。如果严格的参考layout guide来的话是应该data分为两组分别等长包地,地址和使能控制线等走一起,绕等长包地,数据和地址分别参照时钟,也就是跟时钟也要差不多等长。
作者: 太仓一黍    时间: 2012-11-2 11:10
信号分两种   一种是控制信号如/WE等  一种是数据信号如DATA0、clk等  数据信号要做等长处理,控制信号不在此限5 ]3 P# n4 z9 @0 X6 h7 F  N

作者: 刘强    时间: 2012-11-2 11:38
谢谢各位的回复,还想确认一个问题,如果DDR的差分时钟线,需要换层,我用的是4层板,中间第二层为地第三层为电源,那我的时钟差分线走一和四层好,还是走一和三层好呢。
作者: fengjiqiang    时间: 2012-11-2 11:44
个人认为走1、4比较好。在打孔换层处需要加个小电容。
作者: jimmy    时间: 2012-11-2 12:29
BA,RAS,CAS,WE,CKE,CS属控制线,可以跟地址线设为同一个class,一起做等长。
作者: jimmy    时间: 2012-11-2 12:31
刘强 发表于 2012-11-2 11:38
6 m5 Y9 S5 @5 T8 `谢谢各位的回复,还想确认一个问题,如果DDR的差分时钟线,需要换层,我用的是4层板,中间第二层为地第三层 ...
5 D1 g; U/ @" o: P- |6 w6 u
优先选择邻近GND平面的那一层:TOP。
* V0 g7 Q: r8 S+ p" |$ [/ X/ I3 q& l5 B, m
如果需要打孔换层到bottom层的话,在打孔处25mil范围内添加一至两个GND过孔,以便有最短的回流路径。
作者: 75484702    时间: 2012-11-2 13:09
刘强 发表于 2012-11-2 11:38
; Q* c9 y$ q9 X1 y1 X% C" F谢谢各位的回复,还想确认一个问题,如果DDR的差分时钟线,需要换层,我用的是4层板,中间第二层为地第三层 ...

4 u5 g2 \  g' Y5 n  ?9 G我觉得走一四层比较好,但是2 3层对应的位置应该是稳定的平面 不能跨切割 比较稳妥




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2