EDA365电子工程师网

标题: 元件属性参数名 [打印本页]

作者: LUOQIANG198082    时间: 2008-7-22 15:08
标题: 元件属性参数名
参数名

# E, g  O5 a+ W) j% |1 D9 |. \说明
ELECTRICAL_CONSTRAINT_SET
布线高速规则。在原理图上赋予,布线时将服从此规则。
NET_PHYSICAL_TYPE
布线工艺规则(网络)。在原理图上赋予,
6 E8 F/ u$ c2 k' w; [布线时将服从此规则。
NET_SPACING_TYPE
布线工艺规则(网络)。在原理图上赋予,7 l* n. V9 n! @& d6 Q+ o
布线时将服从此规则。
MIN_LINE_WIDTH
布线工艺规则(网络)。在原理图上赋予,, E$ e6 \2 i  K: y
布线时将服从此规则。
MIN_NECK_WIDTH
布线工艺规则(网络)。在原理图上赋予,; d% l- _( Y0 s8 {6 P9 K. o: f$ W: B
布线时将服从此规则。
ROUTE_PRIORITY
布线优先级。数值小级别高。正整数
WEIGHT
布局权重。0100的整数。愈大则表示要求1 p- P& H% ?- X+ o( O* b5 q: g& R2 @
其连线最短
FIXED
布局规则(网络)。在原理图上赋予,布局时将服从此规则。
MAX_VIA_COUNT
布线规则(网络)。在原理图上赋予,布线时将服从此规则。
NO_RIPUP
布线规则(网络)。在原理图上赋予,布线时将服从此规则。
NO_RAT
布线规则(网络)。在原理图上赋予,布线时将服从此规则。
NO_PIN_ESCAPE
布线规则(网络)。在原理图上赋予,布线时将服从此规则。可赋予位号、网络、管脚。
$ K8 e% P# g0 F: S& \数值类布尔型。
NO_GLOSS
布线规则(网络)。在原理图上赋予,布线时将服从此规则。
BUS_NAME
总线名称。原理图工具自动加入
TS_ALLOWED
布线时T点设置。数值为PINS  ONLY  |PINS  & VIAS  ONLY|ANYWHERE|NO  Ts  AllOWED
MAX_BOND_LENGTH
只和APD设计有关。规定芯片压焊线允许的最大长度。
MIN_BOND_LENGTH
只和APD设计有关。规定芯片压焊线允许的最小长度。
MAX_BVIA_STAGGER
HDI工艺规则。无法在原理图上加入
MIN_BVIA_STAGGER
HDI工艺规则。无法在原理图上加入
MIN_BVIA_GAP
HDI工艺规则。无法在原理图上加入
MAX_PARALLEL
高速规则(网络、Ecset)无法在原理图上加入
DIFFERENTIAL_PAIR
差分线定义。在原理图上赋予差分对中每个线同一数值后,布线时将之作为一对差分线# `5 z! q) k6 o& B8 L) u: c
来处理。
DIFFP_2ND_LENGTH
5 y8 [) M+ U: c0 r  ?
差分线对之间的最大许可间距。不能在原理图上指定
DIFFP_LENGTH_TOL

' H; e" G" _1 ^# R5 u" }差分线对之间的最大长度差别。不能在原理图上指定
PROPAGATION_DELAY

! ~- k2 u7 l% Y6 j6 j高速规则(网络、Ecset)无法在原理图上加入
RELATIVE_PROPAGATION_DELAY
; w4 g9 V) V, j+ K5 r
高速规则(网络、Ecset)无法在原理图上加入
MAX_SUM_FXTALK
0 B! F& d) j1 ?* z
高速规则(网络、Ecset)无法在原理图上加入
MAX_SUM_BXTALK
" W# Q' r  h' Z1 n! H2 s
高速规则(网络、Ecset)无法在原理图上加入
MAX_PEAK_FXTALK
; b; |% n, l% A4 M) X
高速规则(网络、Ecset)无法在原理图上加入
MAX_PEAK_BXTALK
6 x/ [  K- w* S3 f3 v
高速规则(网络、Ecset)无法在原理图上加入
XTALK_ACTIVE_TIME

2 ~: p6 c+ e/ A* r$ t串扰仿真用(网络)。无法在原理图上加入
XTALK_SENSITIVE_TIME
9 ]  d  Q6 C9 I
串扰仿真用(网络)。无法在原理图上加入
XTALK_IGNORE_NETS
5 x* Y' g3 u- S7 i7 L
串扰仿真用(网络)。无法在原理图上加入
MAX_UNDERSHOOT

0 o3 a8 x, H5 L# Y高速规则(网络、Ecset)无法在原理图上加
- n1 ~  B6 r& {! z, K' d
MAX_OVERSHOOT
; t( I- o- O6 Y$ a4 F( t& o
高速规则(网络、Ecset)无法在原理图上加入
MAX_THERM_SHIFT
; q) A# L* x$ q
高速规则(网络、Ecset)无法在原理图上加入
MAX_FIRST_SWITCH

+ e7 n5 N, _9 j) I: x) c+ s高速规则(网络、Ecset)无法在原理图上加入
MAX_FINAL_SETTLE
  l# B5 v& ^6 A% a/ x; z+ h4 u
高速规则(网络、Ecset)无法在原理图上加入
MAX_PROP_DELAY
0 ^1 d( t# g# C' f1 `/ k! x% H( g
高速规则(网络、Ecset)无法在原理图上加入
FIX_ALL

# e( y4 e; D' m/ q; B物理元件特性。不允许步线器对元件内部作任何交换
1 ?" F" P, g9 s, p. ^
注意由于版本的问题,许多参数已没有用处,故上表中没有列出。还有,实际上比较好的是采用约束管理器来设置所有的电气
" K$ Z, |2 W* H) q1 L) z  许多设计师一般是采用直接在原理图上加注高速布线要求的文字说明以通知PCB设计人员注意这些要求。如果设计是用CONCEPTHDL输入的,可以直接对网线加上相应的约束参数和其要求数值。这样设计流程变得流畅,而且可以通过设计同步检查来方便地检查布线是否满足了您的设计要求。下面就这些可以由CONCEPTHDL传入ALLEGRO的参数作一简单说明。
作者: dadaishu0721    时间: 2009-2-25 17:34
楼主真牛 不过一般记住常用的就好了!0 i2 q9 C% f) f& A' \$ J
嘎嘎 英语牛牛的可以全记住




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2