参数名 | 说明 |
ELECTRICAL_CONSTRAINT_SET | 布线高速规则。在原理图上赋予,布线时将服从此规则。 |
NET_PHYSICAL_TYPE | 布线工艺规则(网络)。在原理图上赋予, 布线时将服从此规则。 |
NET_SPACING_TYPE | 布线工艺规则(网络)。在原理图上赋予,7 l* n. V9 n! @& d6 Q+ o 布线时将服从此规则。 |
MIN_LINE_WIDTH | 布线工艺规则(网络)。在原理图上赋予,, E$ e6 \2 i K: y 布线时将服从此规则。 |
MIN_NECK_WIDTH | 布线工艺规则(网络)。在原理图上赋予,; d% l- _( Y0 s8 {6 P9 K. o: f$ W: B 布线时将服从此规则。 |
ROUTE_PRIORITY | 布线优先级。数值小级别高。正整数 |
WEIGHT | 布局权重。0到100的整数。愈大则表示要求1 p- P& H% ?- X+ o( O* b5 q: g& R2 @ 其连线最短 |
FIXED | 布局规则(网络)。在原理图上赋予,布局时将服从此规则。 |
MAX_VIA_COUNT | 布线规则(网络)。在原理图上赋予,布线时将服从此规则。 |
NO_RIPUP | 布线规则(网络)。在原理图上赋予,布线时将服从此规则。 |
NO_RAT | 布线规则(网络)。在原理图上赋予,布线时将服从此规则。 |
NO_PIN_ESCAPE | 布线规则(网络)。在原理图上赋予,布线时将服从此规则。可赋予位号、网络、管脚。 数值类布尔型。 |
NO_GLOSS | 布线规则(网络)。在原理图上赋予,布线时将服从此规则。 |
BUS_NAME | 总线名称。原理图工具自动加入 |
TS_ALLOWED | 布线时T点设置。数值为PINS ONLY |PINS & VIAS ONLY|ANYWHERE|NO Ts AllOWED |
MAX_BOND_LENGTH | 只和APD设计有关。规定芯片压焊线允许的最大长度。 |
MIN_BOND_LENGTH | 只和APD设计有关。规定芯片压焊线允许的最小长度。 |
MAX_BVIA_STAGGER | HDI工艺规则。无法在原理图上加入 |
MIN_BVIA_STAGGER | HDI工艺规则。无法在原理图上加入 |
MIN_BVIA_GAP | HDI工艺规则。无法在原理图上加入 |
MAX_PARALLEL | 高速规则(网络、Ecset)无法在原理图上加入 |
DIFFERENTIAL_PAIR | 差分线定义。在原理图上赋予差分对中每个线同一数值后,布线时将之作为一对差分线# `5 z! q) k6 o& B8 L) u: c 来处理。 |
DIFFP_2ND_LENGTH | 5 y8 [) M+ U: c0 r ? 差分线对之间的最大许可间距。不能在原理图上指定 |
DIFFP_LENGTH_TOL | 差分线对之间的最大长度差别。不能在原理图上指定 |
PROPAGATION_DELAY | 高速规则(网络、Ecset)无法在原理图上加入 |
RELATIVE_PROPAGATION_DELAY | ; w4 g9 V) V, j+ K5 r 高速规则(网络、Ecset)无法在原理图上加入 |
MAX_SUM_FXTALK | 0 B! F& d) j1 ?* z 高速规则(网络、Ecset)无法在原理图上加入 |
MAX_SUM_BXTALK | " W# Q' r h' Z1 n! H2 s 高速规则(网络、Ecset)无法在原理图上加入 |
MAX_PEAK_FXTALK | ; b; |% n, l% A4 M) X 高速规则(网络、Ecset)无法在原理图上加入 |
MAX_PEAK_BXTALK | 6 x/ [ K- w* S3 f3 v 高速规则(网络、Ecset)无法在原理图上加入 |
XTALK_ACTIVE_TIME | 串扰仿真用(网络)。无法在原理图上加入 |
XTALK_SENSITIVE_TIME | 9 ] d Q6 C9 I 串扰仿真用(网络)。无法在原理图上加入 |
XTALK_IGNORE_NETS | 5 x* Y' g3 u- S7 i7 L 串扰仿真用(网络)。无法在原理图上加入 |
MAX_UNDERSHOOT | 高速规则(网络、Ecset)无法在原理图上加 入 |
MAX_OVERSHOOT | ; t( I- o- O6 Y$ a4 F( t& o 高速规则(网络、Ecset)无法在原理图上加入 |
MAX_THERM_SHIFT | ; q) A# L* x$ q 高速规则(网络、Ecset)无法在原理图上加入 |
MAX_FIRST_SWITCH | 高速规则(网络、Ecset)无法在原理图上加入 |
MAX_FINAL_SETTLE | l# B5 v& ^6 A% a/ x; z+ h4 u 高速规则(网络、Ecset)无法在原理图上加入 |
MAX_PROP_DELAY | 0 ^1 d( t# g# C' f1 `/ k! x% H( g 高速规则(网络、Ecset)无法在原理图上加入 |
FIX_ALL | 物理元件特性。不允许步线器对元件内部作任何交换 |
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) | Powered by Discuz! X3.2 |