找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

布线完成后的某个DRC错误是否有必要进行更改

查看数: 592 | 评论数: 11 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2012-9-24 10:04

正文摘要:

大家好,我这里有个问题想请教大家: / `+ U7 R# p9 ]& f在布线完成后,进行tools—>quick  reports->design  rules  check report后,结果显示的是youDRConnect错误,提示如第 ...

回复

flhshatw 发表于 2012-9-25 08:42
贴片机的公差是0.1mm,两个料,正负偏差正好0.2mm,做HDI板时,元件非常密,一般要0.25,0.2是极限。这样你应该清楚了。
熊彦杉 发表于 2012-9-24 13:01
主要看是什么DRC,有些RDC是必须处理的,而有些可以不管
flhshatw 发表于 2012-9-24 12:44
0.2mm
ji_wei_li 发表于 2012-9-24 11:45
flhshatw 发表于 2012-9-24 11:38 4 Z+ G7 {! h4 w9 N
焊盘必须要有0.2的间距,不然

. t, Q1 [2 k: a  F# p( y$ ^这个0.2指的是最小的可以容忍的间距吧?
ji_wei_li 发表于 2012-9-24 11:44
flhshatw 发表于 2012-9-24 11:38 0 p0 n2 g4 j% B, ^) L
焊盘必须要有0.2的间距,不然
: X+ ?3 R  K2 I1 s" y, ^
这里的0.2指的是两个器件封装之上的焊盘之间的距离吗?
/ y& r  S3 R. r+ D: ?' C0.2的单位是MIL吧?
flhshatw 发表于 2012-9-24 11:38
焊盘必须要有0.2的间距,不然
ji_wei_li 发表于 2012-9-24 11:13
谢谢楼上各位的解释啦,我想我弄明白了。我在仔细研究下PCB的布局情况,做出最后决定。
77991338 发表于 2012-9-24 10:30
楼上说的很对,如果在PCB空间足够的情况下最好还是稍微调整下布局尽量不要出现器件干涉的问题.实在是因为PCB很密集的话,就要考虑好你所画的封装是否比实物要大,大了多少,在PCB上封装与封装之间能有多大的干涉面积,这个尺度要拿捏好,不然后期的焊接会很麻烦.
sinsai 发表于 2012-9-24 10:24
本帖最后由 sinsai 于 2012-9-24 10:42 编辑
" Y1 Q  ?8 c% Q9 z. I1 q) A9 N) S+ _) \; [5 z$ Z7 y" t' g
该错误是说器件干涉了,要看具体情况而定是否忽略。如果你的place_bound_top画的比器件实际占用地方大很多的话就可以忽略,否则到时装配、后焊或贴片时会有干涉。
chelsea 发表于 2012-9-24 10:14
那是你的器件离的比较近,产生的ERROR。你可以打开place_bound_top@bottom,有ERROR的,把它删掉。
yangjinxing521 发表于 2012-9-24 10:07
要检查看看什么问题,最好全绿。有的是要求,那就没问题。
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-1-18 04:41 , Processed in 0.059792 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表