EDA365电子工程师网

标题: 有关DCDC+LDO和直接用DCDC的问题 [打印本页]

作者: xieh_17    时间: 2012-8-16 22:41
标题: 有关DCDC+LDO和直接用DCDC的问题
经常看到一些电源先用DCDC+LDO的使用场景,有一个疑问:
: r" i1 z0 o8 J- j* \例如:( @& n* a! d$ E/ Y, J2 C
1.DCDC(5V到3.3V)再通过LDC(3.3V到1.5V)% F- e0 \8 f2 u. d
2.直接用DCDC(5V到1.5V)
; A$ a7 y# q  y1 J$ z/ e8 Y1 Q如果在使用同品牌同型号的DCDC情况下,在本着合理控制成本的情况下,要求纹波要小的原则,第1种方式纹波一定会小么?
% c4 _+ U' D7 o; k, QLDO不会继承输出端DCDC的纹波吗?还是说LDO内部有个调节功能,输出电源的纹波会优于输入端呢?, k  T: w6 X8 Z% u+ j
" A: p( B2 s' {7 R5 \2 h
请大神拍砖!
作者: part99    时间: 2012-8-17 07:34
1. 方案1纹波一定会小,主要是隔离5V的纹波;(如果5V还有DCDC到其他的电压,LDO都可以隔离)4 e* H" D! }, i1 G8 d9 T7 S
2. 3.3v到1.5v的压降有点大,如果3.3v没有用处,5V应该降到1.9V附近,LDO选用0.3V压降的就可以了。
作者: jacklee_47pn    时间: 2012-8-17 07:40
通常電路設計有纹波的限制,且要求的輸入電流不高(通常會<0.3A)的時候,通常會選擇(1)的方案。4 S1 l7 n) H; k
如果是 CPU 的 CORE 電壓低電流大(通常會>0.3A),就會選擇(2)的方案,考慮的是發熱和電源使用效率(尤其是在手機和平板這種電池供電的系統)。
" K: y( O3 y6 |# ~6 a, [6 m設計上沒有是絕對的,只有規格和價錢的選擇。
: @; O" y; u# P( q; `4 N
' H6 @3 i' o  @! ?LDO 會有一個規格叫做 ripple rejection ,差的會小於 60 db ,好的會達到 70 db 以上,這就是跟纹波變化量有關係。像是 PLL 電路對電源的紋波要求特高的,這時候就要選擇 ripple rejection 高的 LDO 。
. F  F% h: M, u+ t& ?
作者: yuyanqing2003    时间: 2012-8-17 11:39
这样设计还有另外一个重要因素吧,就是在这个系统中3.3v也会被用到,不然可是一点也不节省成本啊。
作者: summer2012    时间: 2012-8-18 00:10
第一点: LDO肯定比DC/DC便宜,占用的空间小。
5 y' t3 i! G9 s% J6 Y* p第二点: 5V TO 3.3V 然后3.3V-1.5V ,虽然LDO是线性的没有太多的延时,但是如果最小压降大的话,也会有一定的时序在里面的。) I) Z/ a. G4 S3 V
第三点:LDO纹波确实小很多。
作者: icebluexiong    时间: 2012-8-20 22:24
第一点: LDO的负反馈可以有印制纹波的作用,其次可以隔离其他信号的电源
+ w, _  |9 q; L) i  T/ k# l第二点: 用LDO从5V降到1.5V,LDO的功耗伤不起,用DC\DC+LDO的会提高效率,降低功耗  }2 w; A, R4 N! e
第三点: 布局上LDO会比DC\DC节约空间
作者: xieh_17    时间: 2012-8-21 23:53
非常感谢各位大虾的指教,好你明白点了....




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2