EDA365电子工程师网

标题: 50欧姆的阻抗线误差过大? [打印本页]

作者: 407449801    时间: 2012-6-22 21:32
标题: 50欧姆的阻抗线误差过大?
50欧姆的阻抗线误差过大对板子影响大不大?
$ o& c+ t5 M- i2 D要设计一个板子跑1G的主频,板子上的DDR3有些单端信号要做50欧姆阻抗线,原设计是误差+/-10%,但线路板厂说只能做到55欧姆误差+/-10%,请教各位大人,不知这样对板子的性能影响大不大?
作者: liuyian2011    时间: 2012-6-23 00:22
可通过调整介质厚度或阻抗线宽来达到50欧姆的阻抗要求的.
作者: 407449801    时间: 2012-6-23 19:06
liuyian2011 发表于 2012-6-23 00:22
* X8 |& i5 O; z: \可通过调整介质厚度或阻抗线宽来达到50欧姆的阻抗要求的.
& u. ?- w  l4 h1 x0 V, M8 G3 k) _
这位兄台答非所问,我问的是阻抗线误差过大对电路的影响,我也知道调整介质厚度或阻抗线宽可以改变走线的阻抗.有没懂的人,麻烦给个答案.
作者: rx_78gp02a    时间: 2012-6-25 11:17
407449801 发表于 2012-6-23 19:06
1 ?! A. O  B* B2 k# R这位兄台答非所问,我问的是阻抗线误差过大对电路的影响,我也知道调整介质厚度或阻抗线宽可以改变走线的阻 ...
& d; f9 `' ^7 i) a
ddr3的阻抗可以适当的放宽,在40欧姆~60欧姆之间都是可以的!
作者: 407449801    时间: 2012-6-26 18:55
rx_78gp02a 发表于 2012-6-25 11:17 9 l' o- |0 i$ v* l
ddr3的阻抗可以适当的放宽,在40欧姆~60欧姆之间都是可以的!
8 F5 o& ]$ p; v" Q" U. u4 B, I
了解,多谢




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2