EDA365电子工程师网

标题: 有做高速电路LAYOUT的吗?高速电路是怎么定义的? [打印本页]

作者: yangjinxing521    时间: 2012-6-19 11:01
标题: 有做高速电路LAYOUT的吗?高速电路是怎么定义的?
经常在一些招聘的网上看到,要求会高速电路 LAYOUT,我就是不知这个高速电路是怎么定义的?满足什么样条件的电路才是高速电路呢?最近我要换工作了,做了一年了USB电路LAYOUT。感觉没劲,想转做复杂的电路LAYOUT?有公司要人不?谢谢。。。
作者: jimmy    时间: 2012-6-19 13:18
二)、什么是高速电路
0 P% I* S- J- s* ]. n7 o- s9 D( f) @2 e' k7 w: J
  通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。) S2 J  K( N) V5 A: C  ^' \
  实际上,信号边沿的谐波频率比信号本身的频率高,是信号快速变化的上升沿与下降沿(或称信号的跳变)引发了信号传输的非预期结果。因此,通常约定如果线传播延时大于1/2数字信号驱动端的上升时间,则认为此类信号是高速信号并产生传输线效应。
" j* i$ R! {. `$ `9 S' Z2 f    信号的传递发生在信号状态改变的瞬间,如上升或下降时间。信号从驱动端到接收端经过一段固定的时间,如果传输时间小于1/2的上升或下降时间,那么来自接收端的反射信号将在信号改变状态之前到达驱动端。反之,反射信号将在信号改变状态之后到达驱动端。如果反射信号很强,叠加的波形就有可能会改变逻辑状态。1 a' o, [$ @3 g. Z5 [6 F: k
+ T3 C; {- T  R$ z) l- x
(三)、高速信号的确定  X, d: f( \% k1 g  _, X

: e0 V- ?! x& {5 [" b  上面我们定义了传输线效应发生的前提条件,但是如何得知线延时是否大于1/2驱动端的信号上升时间? 一般地,信号上升时间的典型值可通过器件手册给出,而信号的传播时间在PCB设计中由实际布线长度决定。下图为信号上升时间和允许的布线长度(延时)的对应关系。 : E* \' W  h! @# ?  y
    PCB 板上每单位英寸的延时为 0.167ns.。但是,如果过孔多,器件管脚多,网线上设置的约束多,延时将增大。通常高速逻辑器件的信号上升时间大约为0.2ns。如果板上有GaAs芯片,则最大布线长度为7.62mm。 * ~( l, G5 l% s. [. s8 B( {( g) p
    设Tr 为信号上升时间, Tpd 为信号线传播延时。如果Tr≥4Tpd,信号落在安全区域。如果2Tpd≥Tr≥4Tpd,信号落在不确定区域。如果Tr≤2Tpd,信号落在问题区域。对于落在不确定区域及问题区域的信号,应该使用高速布线方法。
+ {, c0 B5 a7 t, L( w




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2