EDA365电子工程师网

标题: PADS 原理图倒pcb图 [打印本页]

作者: Energy    时间: 2012-6-19 09:38
标题: PADS 原理图倒pcb图
原理图倒PCB图时,TEX 文件中出现的这个:HIERARCHY_OBJECT  是什么意思啊
作者: 饭牛    时间: 2012-6-19 09:46
完整的错误信息是什么?
/ G7 @( g6 e! b2 W: G- E贴出来看看.
作者: Energy    时间: 2012-6-19 10:44
*PADS-ECO-V9.2-MILS*- Y: a+ W/ q* \8 T5 C
*REMARK*  old file: C:\PADS Projects\ppcbnet.asc
: ?3 G0 W0 {+ P1 O* u* d6 _  G*REMARK*  new file: C:\PADS Projects\padsnet.asc
9 ^- ?; i# X# M+ ~*REMARK*  created by ECOGEN (Version 6.4v) on 2012/6/19 9:34:32  K3 @" x) m' W# N0 v, v; D$ a
*DELPIN*
# N0 G7 C- R" X  M' V5 m" SU33.19  NSRAMA17+ U( q; G9 O& `3 z0 G
U33.20  NSRAMA16
7 f& b( S  P! p8 w8 `U7.A10  NSRAMA17) \' O' s. @/ l( N' o
U7.B10  NSRAMA16, L" j3 S9 @( [# ?$ |9 X# U
*CHGPART*
$ l' z# t, [9 K+ {C130  CAP0603@0603  CAP0603@0402& b: c& V. h1 B: v+ F
C132  CAP0603@0603  CAP0603@0402
* O& i$ c  m: o( H6 N* PC136  CAP0603@0603  CAP0603@04025 _/ o2 a/ C; h; T4 X
*NET** T" X4 s/ L2 C8 e5 v: c
*SIGNAL*  A_+3.3V% f/ l5 [; J8 E" g+ V4 G
D2.16 @' E# o: f# M& Y
*SIGNAL*  A_VEDIOB_A: ^$ a$ n  G6 b+ Y. p1 P4 n% @. T. k/ c, Z
R20.29 }$ A  `# W1 P
*SIGNAL*  A_VEDIOR_A
* @: Y  g3 {" T2 X2 P; ~R22.2
* J* g9 R/ m4 k" @" l! u! N! e4 y*SIGNAL*  FPGA_REST#
: s4 E5 D6 \: j1 oD2.2
* Z% n( e. a. |) H*SIGNAL*  NSRAMA16& @8 ]0 x$ h* g5 p' G( {/ m3 S# D* A7 o
U33.20  U7.A10( D  F/ l2 Y9 w
*SIGNAL*  NSRAMA17% E1 H/ E% l- ~' P! v
U33.19  U7.B103 m* w. a0 {+ T

) J5 r& _+ U1 i7 C*DELETE_GENERAL_RULES*        HIGH_SPEED/ m3 d' I/ `- L! r" _; g( d
) O. ]7 M1 n! [9 S2 \2 `. I
HIERARCHY_OBJECT        NET:NSRAM2_D33 @# e$ i$ z9 T' D" J: x6 u

) V" M! z5 z9 K% T6 k1 Z! T*CREATE_GENERAL_RULES*        HIGH_SPEED8 B2 @' T; z) A# |3 X( j4 q* @

8 s; d; \$ i4 k% e) O$ w. rHIERARCHY_OBJECT        NET:NSRAMA99 N; Q6 b; Y& Y3 `
HIERARCHY_OBJECT        NET:NSRAMA8
2 o) h+ A, p$ |* l' A% r1 `HIERARCHY_OBJECT        NET:NSRAMA7: g% G) J* F% W' u7 h! ^% U6 U
HIERARCHY_OBJECT        NET:NSRAMA62 D2 _: z6 T' s* l9 V5 |9 f2 U3 ~2 K# R
HIERARCHY_OBJECT        NET:NSRAMA5
1 S) J9 g- t5 _. e5 gHIERARCHY_OBJECT        NET:NSRAMA43 E0 A8 o" C" y! y4 V
HIERARCHY_OBJECT        NET:NSRAMA3) ^- b; G6 J4 @* _! v- M4 y
HIERARCHY_OBJECT        NET:NSRAMA2: j" K/ F0 s: `) s9 A/ f+ e
HIERARCHY_OBJECT        NET:NSRAMA19
6 i! |5 v+ q  ~8 E/ {+ vHIERARCHY_OBJECT        NET:NSRAMA18! n1 q8 c: x. u/ D
HIERARCHY_OBJECT        NET:NSRAMA17
' d! J. f1 l& F7 i# vHIERARCHY_OBJECT        NET:NSRAMA16  R' H% m) r1 v
HIERARCHY_OBJECT        NET:NSRAMA15+ `9 h( [' w" i( E/ C2 ?
HIERARCHY_OBJECT        NET:NSRAMA14) h) q% G( U: w' x+ j2 m( R
HIERARCHY_OBJECT        NET:NSRAMA13
% [* Q9 `# I! |' i0 [# f) bHIERARCHY_OBJECT        NET:NSRAMA12
( y, w, |- _1 F' o: ]+ s1 v  Z2 FHIERARCHY_OBJECT        NET:NSRAMA116 ?: d& k6 m$ Y% A
HIERARCHY_OBJECT        NET:NSRAMA10
8 l$ n/ t% \- U, `HIERARCHY_OBJECT        NET:NSRAMA1( a& ~3 @- U5 H& S6 [& _( H
HIERARCHY_OBJECT        NET:NSRAMA0- c7 V, x9 e5 S+ l: N
MIN_LENGTH        0.000000" [0 s2 `2 b" g8 k
MAX_LENGTH        448000.000000
: W* y4 D& L8 Q( ~; USTUB_LENGTH        0.000000
' i. F( Y  _. P# c- e8 b5 rPARALLEL_LENGTH        1000.000000
  J4 u9 S( O& \. J7 U! aPARALLEL_GAP        200.000000* e7 s2 {+ i( I8 H! Z5 N$ T
TANDEM_LENGTH        1000.000000
2 z% a# ^, ], X, p( O8 n5 p( d# xTANDEM_GAP        200.000000
. I$ w5 W- E/ z. J* hMIN_DELAY        0.000000
, L3 ?# z. ^8 v* _' ^  D3 WMAX_DELAY        10.0000006 ?% A8 x5 S& z' J+ Q7 \5 X
MIN_CAPACITANCE        0.000000& O: s9 o4 H+ W. H, c+ Y
MAX_CAPACITANCE        10.000000
) |4 T1 @4 e" J" j$ ~+ O" SMIN_IMPEDANCE        50.000000
, ?" S/ L( A# e+ Y' T+ i. y4 OMAX_IMPEDANCE        150.000000
& j+ a' v% I$ K! ^% OSHIELD_NET        OFF
, w% s. J' p+ V0 mSHIELD_GAP        200.000000& k+ X; D/ B5 W" g) r
MATCH_LENGTH        ON2 h" ?* B6 A$ G# d. F5 U
MATCH_LENGTH_TOLERANCE        200.000000" Z9 I% K- e( k) a$ p1 B
AGGRESSOR        OFF
. a) S0 B: P; }- J/ q  l! f' j$ Y; k# _8 _! c9 K5 f
*DELETE_GENERAL_RULES*        HIGH_SPEED
: a& |% X( ~4 t1 ~- L2 F9 ~+ v$ s# u, z* U) u5 f
HIERARCHY_OBJECT        NET:NSRAMA16
2 J" o, v4 V1 g$ m) ~& \HIERARCHY_OBJECT        NET:NSRAMA171 v$ @8 U. e2 r
& K1 C2 `  ~* o! I0 D3 m
*REMARK*  Deleted pins: 4,  Added pins: 8
1 I; p5 F. D- I+ @0 p8 D( |*END*) ~0 D4 _4 [. H4 C
这是完整的结果
作者: Energy    时间: 2012-6-19 12:16
饭牛 发表于 2012-6-19 09:46 1 i8 v+ D3 \& b5 p4 C
完整的错误信息是什么?
! u: L9 e* l; K贴出来看看.
3 [! i' o2 i: y, w* J; Q. ^4 ^% m

% b* O" Y" d1 J0 L2 j- F*PADS-ECO-V9.2-MILS*7 c0 A. t1 v3 Q) |3 l; b
*REMARK*  old file: C:\PADS Projects\ppcbnet.asc
7 E! O8 Q1 o3 p  y2 q8 Q*REMARK*  new file: C:\PADS Projects\padsnet.asc0 h" q; n- @- o9 _. m) Z3 `
*REMARK*  created by ECOGEN (Version 6.4v) on 2012/6/19 9:34:32
' V  e; D3 w2 k6 K; Q6 [  d$ o*DELPIN*- U+ F! e# l  L. s0 w- D" n8 D
U33.19  NSRAMA17
! u! U% p- D9 E' [/ g, U( XU33.20  NSRAMA16# l7 ~7 M2 R& g2 }  e3 B/ r4 ]- o
U7.A10  NSRAMA17
' s. U2 e0 W+ d: y6 d, ?- wU7.B10  NSRAMA16" E  {+ G! d$ A7 l
*CHGPART*0 Y2 m! R4 ~! c& B: I. D9 s
C130  CAP0603@0603  CAP0603@0402
8 ^, f' N, O. ~( K6 {C132  CAP0603@0603  CAP0603@0402% a4 s- R+ N5 X& c$ a5 A+ L6 R
C136  CAP0603@0603  CAP0603@0402
6 [. n7 j2 j/ q4 c. i) T' ]*NET*
' v) F' I) M' S' r& }% _" K*SIGNAL*  A_+3.3V0 |8 ]/ {+ n2 E4 K
D2.1. ~/ ]" Y: I. m% N, |
*SIGNAL*  A_VEDIOB_A
! r$ s7 M/ ~' n( U3 ]0 aR20.2$ b* u: A# k9 k$ X. i% H* D$ D# x; A  `
*SIGNAL*  A_VEDIOR_A
0 |7 K: N& {8 N. S; ], _# iR22.20 {; Y1 m# ~5 A* W1 U
*SIGNAL*  FPGA_REST#! j- M- S2 X! @8 F3 y. x/ I
D2.2
& E* _) v5 M1 V3 _# v*SIGNAL*  NSRAMA16
/ E) {4 j( U1 X6 d/ aU33.20  U7.A101 A$ o$ h% C4 ~7 t# m. B6 P$ p
*SIGNAL*  NSRAMA17
9 I# Y; _3 ]: y/ R6 W+ dU33.19  U7.B10
* h% N- i2 G. L3 I' W" h! E: E
$ O+ Q4 o( N6 a5 P- n*DELETE_GENERAL_RULES*        HIGH_SPEED4 q% n# d7 c: D- k7 T0 Q
9 W" U+ f6 u) G' m. W# i
HIERARCHY_OBJECT        NET:NSRAM2_D32 l% |0 `1 P7 h) w- f5 a
0 a* O- ?0 q: X% a
*CREATE_GENERAL_RULES*        HIGH_SPEED4 [( Q/ L9 o' H( U
# m- c4 E0 F3 T' i1 i  x) w. Z
HIERARCHY_OBJECT        NET:NSRAMA9: y: g; @: D1 f  n" G. x
HIERARCHY_OBJECT        NET:NSRAMA8
, W; y2 Q4 b, L) ]# A. uHIERARCHY_OBJECT        NET:NSRAMA7% f# H# J$ R: V' G9 b( y
HIERARCHY_OBJECT        NET:NSRAMA6- K% x$ q! J3 t7 \$ y
HIERARCHY_OBJECT        NET:NSRAMA52 C' \# C8 d7 `, W0 I
HIERARCHY_OBJECT        NET:NSRAMA4
0 C, Z1 Q: m5 v- O: e# cHIERARCHY_OBJECT        NET:NSRAMA3
# W% Q% r% y" z) x0 R# I. Y5 L% YHIERARCHY_OBJECT        NET:NSRAMA2
6 R; ?: G7 f2 N; n# RHIERARCHY_OBJECT        NET:NSRAMA19
8 I7 ~1 D- _6 O; q( j7 zHIERARCHY_OBJECT        NET:NSRAMA18
( K; k# l8 k* V: W. }8 V0 zHIERARCHY_OBJECT        NET:NSRAMA17. }/ A: M- d3 E5 ^8 ~' x$ G3 G
HIERARCHY_OBJECT        NET:NSRAMA16
9 \; `% t; d' Y" T2 R3 oHIERARCHY_OBJECT        NET:NSRAMA15" A. ?( Z2 y3 k% u, w0 G
HIERARCHY_OBJECT        NET:NSRAMA14! e' |, C0 \) S2 }5 ?! X5 U
HIERARCHY_OBJECT        NET:NSRAMA13$ V1 J& e# t9 O# n9 }
HIERARCHY_OBJECT        NET:NSRAMA12( X0 z8 ?% g$ q+ r) @* B
HIERARCHY_OBJECT        NET:NSRAMA11
( q8 F) ~# E3 Z( W6 M+ G- R- `HIERARCHY_OBJECT        NET:NSRAMA10
- ^5 O& ]" o1 ^% C4 ^HIERARCHY_OBJECT        NET:NSRAMA1& `, I& t4 w' a3 ~4 L$ _
HIERARCHY_OBJECT        NET:NSRAMA0
' W1 J8 |) s# `8 yMIN_LENGTH        0.0000000 c% C6 O2 \$ |
MAX_LENGTH        448000.000000; Y( @( e0 S" S' I( G  K$ _( T1 ^& A
STUB_LENGTH        0.000000. O* g; F- t, ?: d1 P
PARALLEL_LENGTH        1000.000000
( u7 E2 ]) K; f" F7 B, Z2 }PARALLEL_GAP        200.0000009 n4 c) p6 i1 p
TANDEM_LENGTH        1000.000000
4 `9 s0 j8 s- kTANDEM_GAP        200.000000+ e8 ]+ {' U3 z9 Y( F( \; Z) K
MIN_DELAY        0.000000
) Z1 a+ {, h& H& xMAX_DELAY        10.000000  M9 t% O2 J8 k  X+ S+ }
MIN_CAPACITANCE        0.0000001 y" H$ S! J) B
MAX_CAPACITANCE        10.000000
1 t0 F/ ^* |- g2 vMIN_IMPEDANCE        50.000000
0 a4 m) P7 r9 M& SMAX_IMPEDANCE        150.000000
- q- n# N% e: P0 M# \4 vSHIELD_NET        OFF
5 `1 `- E* U; Q' y. N2 wSHIELD_GAP        200.000000
! U6 Q  V; M' J/ ]9 I, ZMATCH_LENGTH        ON8 Y6 u4 c, n; B- x; w8 s
MATCH_LENGTH_TOLERANCE        200.000000
% ]! H0 y, A6 j6 ^; t& K# ^3 lAGGRESSOR        OFF
: d- [4 o$ j- H( s' ?  q& A2 S% T4 A- A: X! z
*DELETE_GENERAL_RULES*        HIGH_SPEED
+ i$ ?; u" I$ ~; |$ j" a" F6 g( u( }& x  X* \! @) ^4 z$ [* i( ~
HIERARCHY_OBJECT        NET:NSRAMA16: o9 ]$ ?0 m1 P: y  n+ O  b( ^
HIERARCHY_OBJECT        NET:NSRAMA17
% \7 o  C) d8 {+ j+ b; J
' M8 {: K" [8 H! q3 `7 b*REMARK*  Deleted pins: 4,  Added pins: 8( w% G) |1 L& q' |% K$ T- v8 R
*END*
0 \9 a7 K' u+ _% y) m7 O0 m* c这是完整的结果,这些报告具体是什么意思啊
作者: szsunliqian    时间: 2012-6-19 13:20
Energy 发表于 2012-6-19 12:16
  m, N3 @1 s# E*PADS-ECO-V9.2-MILS*$ O' Z9 f  k+ N  _9 Z
*REMARK*  old file: C:\PADS Projects\ppcbnet.asc
, q6 n" s0 l0 V( T*REMARK*  new file: C:\P ...
+ P4 ?- P" f/ R% W
这是ECO的更改信息吧,提示你原理图相对于PCB更新了那些东西。比如封装又0603改为0402,删除了某些网络,重新定义了那些网络等等。! |5 w9 Q1 B% R2 y& @

, V9 a5 v4 B( T1 @保证你的原理图是对的就可以了,这只是提示你ECO 的那些内容,更新过去就可以了。如果你的原理图有错误,会有另外一个文件提示你原理图中存在的问题。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2