EDA365电子工程师网

标题: 巧用DATASHEET核对板文件中元件物理封装的正确性 [打印本页]

作者: ddhr2001    时间: 2012-6-12 15:39
标题: 巧用DATASHEET核对板文件中元件物理封装的正确性
提供了位图转矢量图;板文件输入中文和LOGO的方法

巧用DATASHEET核对板文件中元件物理封装的正确性.pdf

1.23 MB, 下载次数: 1246, 下载积分: 威望 -5


作者: 挑战极限    时间: 2012-6-12 17:12
不错,这对于检查复杂点的封装挺有用!
作者: huamin2008    时间: 2012-6-13 09:26
这还是要测CAD中的封装尺寸与DATASHEET中的进行比较啊,这么做有啥用呢,不把DATASHEET的封装导入到CAD中也可以比较封装吧,不知道LZ是什么意思,真心请教,非常感谢!
作者: huamin2008    时间: 2012-6-13 09:36
datasheet中已经标注了关键的尺寸啊,在CAD中我测下结构部门已经画出的尺寸与DATASHEET里比较,就不懂为啥要把DATASHEET中导入CAD来测,还缩放计算,恳请指点啊
作者: skatecom    时间: 2012-7-3 23:20
呵呵,没有必要这么麻烦啊,可能我习惯自己的画的封装
作者: xiaomin311    时间: 2012-7-4 09:17
学习一下
作者: 冰妖石    时间: 2012-7-4 10:26
这种方法是针对看不懂datasheet中尺寸标注/不看机械结构图的人有用.
作者: xiahang    时间: 2012-7-7 07:43
谢谢分享,
作者: ddhr2001    时间: 2012-8-23 11:06
有可以用DATESHEET创复杂外型的封装,用DATESHEET核对外来文件设计者的封装是否有误呀!
作者: 0542023037    时间: 2012-8-23 11:55
看过,算是一个提醒吧
作者: 耿标cumt    时间: 2012-8-30 14:22

作者: irving    时间: 2014-3-3 00:52
可以使用零件封裝軟件建立
作者: 北漂的木木    时间: 2014-3-3 10:38
skatecom 发表于 2012-7-3 23:20
8 L! _, d; Q3 M, r) f  U呵呵,没有必要这么麻烦啊,可能我习惯自己的画的封装
0 V- e4 f+ B- s% ?: ?
呵呵,没有必要这么麻烦啊,可能我习惯自己的画的封装,有自己的封装库。, g  V" {' s. b+ O

作者: chensi007    时间: 2014-3-3 19:20
本帖最后由 chensi007 于 2014-3-3 19:28 编辑
' M& H' v8 K0 I! y2 r! F
北漂的木木 发表于 2014-3-3 10:38
. x, _  x, c: C/ ^! f" H呵呵,没有必要这么麻烦啊,可能我习惯自己的画的封装,有自己的封装库。

( a" R6 J" w2 E  P
+ F$ U( Z: s% N$ y* v那是你对你自己作的封装很自信。你相信你的封装不可能错。  但常在河边走。。。。
; Y7 E9 V# _! ]' Y# ^& l$ x% i  J
9 G. E( v# A. s% Q: C我在作封装时除了核对几次封装参数,仍然会对封装存有不信任感(怕万一),这时候楼主提到的方法就很有效果了,直接把DS中的封装提取出来再缩放成真实大小导入到封装中直接核对,这样的封装万无一失。而且后续还能作出很好看的工艺文件。9 l, d% B% c3 M  N" L  y5 R

6 w0 Z+ z- O" I6 ~- H3 w, G
, Q9 _; q0 R* b* _
4 v0 a& f3 ~' I5 R% `
作者: 北极星    时间: 2014-3-3 21:38
谢谢分享
作者: 北极星    时间: 2014-3-3 21:38
谢谢分享 ,刚好给新人看看
作者: 北极星    时间: 2014-3-3 21:40
谢谢分享 ,刚好给新人看看
作者: 北漂的木木    时间: 2014-3-4 10:30
chensi007 发表于 2014-3-3 19:20. J$ d8 s. V  N7 v6 L
那是你对你自己作的封装很自信。你相信你的封装不可能错。  但常在河边走。。。。
4 P( g. d% D4 c) p' q: U' @
( R' b% l  h7 I7 V我在作封装时 ...
& K5 {- M' B/ O; n, V: J8 P& f
用自己的库,很爽,最常出错的不是封装尺寸不对,是管脚顺序不对,尤其是三极管,MOS管,这个的根源在原理图,你懂的……
  C) ]1 g( f# i2 G要说封装不合适,倒有一次,是调用别人的封装,结果焊盘太窄了,还好能用。; S1 ^* ~" D7 S
如果管理好自己的库文件,就不必要后续的封装检查,除非调用出错。总之,还是粗心导致。# R4 k6 H8 l3 Z' I

作者: jandylen    时间: 2014-3-5 12:30
也是一种方法。
作者: Jessica2014    时间: 2014-10-28 15:15
chensi007 发表于 2014-3-3 19:209 z: z6 z9 p/ r( z
那是你对你自己作的封装很自信。你相信你的封装不可能错。  但常在河边走。。。。
3 i" E: \) z3 y# r3 F) u1 D
+ J$ Z: z$ O! q. z; f我在作封装时 ...

! h1 J& z3 c8 H% t% R- M6 T可是选哪个点来将提取的图与建好的封装重叠呢?
0 b) H; E1 f  x/ C
作者: mwh_80    时间: 2014-10-28 18:15
支持
作者: chensi007    时间: 2014-10-28 22:05
Jessica2014 发表于 2014-10-28 15:15
" g: J# Y9 S/ B+ Q' T. ~可是选哪个点来将提取的图与建好的封装重叠呢?

: R# k+ a' d: ?# \* N  k建LIB时,要画元件的BODY。如下图的D1和E1.这个大小正好和提取的图最后是能吻合到的。。。。。。。。。。。。。。。
# a2 H: f8 J2 `6 y: O; H5 `
9 n! Y* H6 A& O8 G0 E8 t0 z* R9 J% a- n! W$ c( ^

作者: Jessica2014    时间: 2014-10-29 09:45
chensi007 发表于 2014-10-28 22:05
- y, B, g& u3 y8 Z$ I建LIB时,要画元件的BODY。如下图的D1和E1.这个大小正好和提取的图最后是能吻合到的。。。。。。。。。。 ...

8 a3 U& R2 ^- ?) D哦!好的,谢谢!
作者: meng110928    时间: 2014-10-29 09:52
这个方法不错,我一般是做个标注,方便检查,不过一般封装都没问题。
作者: tianyia    时间: 2014-12-15 16:11
就是有点晕
作者: hurry0603037    时间: 2014-12-16 16:33

作者: qiangqaz    时间: 2014-12-16 20:00
顶一个,CorelDRAW竟然可以这么玩
作者: szkalwa    时间: 2015-1-12 17:40
只要DATASHEET没错,那么自己做的LIB不会出错的。不过还是谢谢你的分享!




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2