EDA365电子工程师网

标题: ★★★ 大家一起评审PCB ★★★ [打印本页]

作者: jimmy    时间: 2012-6-8 14:38
标题: ★★★ 大家一起评审PCB ★★★
本帖最后由 jimmy 于 2016-8-19 23:01 编辑
6 ?% w* A6 _* S0 E3 {5 L1 K7 i: s3 \
近段时间,发现很多“童鞋”都将自己的设计作品或电脑里面珍藏的作品,5 ?- m0 b9 b4 i% s& Z

. A) v2 H! K  K6 H/ ~; S: A- @以及国外流传回来所谓的“牛人的作品”放在论坛上,然后请各路好汉发表意见和检查。6 P" \: B, ^( p  H! ?6 e! ?% l8 R

1 T# z& g8 b$ u( K4 r' L为了方便大家交流,特开此贴。
/ f6 o: S. l6 _1 v3 z
& Y8 D( K- L0 s* H) G2 t如果您对自己的作品精益求精,希望别人拍砖块;( {. e' N) M! R3 ?' N2 x

) {" G7 ~* Y5 Z$ m或者您对自己的作品没有信心,希望别人吐唾沫;(古代丐帮传说,别人吐得越多就代表越爱你)/ A. J8 Z( f* z! F+ @2 o
/ b8 p  N" W' Z" ]% D& |
就将您的作品发上来吧。5 H/ |. c6 d# l2 Z$ N: {
/ G. N4 b. H# S
; ?6 w5 J' A, _% k7 [
注意事项:0 Q9 r! ~, U: R$ ]4 _( o2 M

; h1 t: {% K: z, z(1)PCB格式必须是pads格式(最高接受pads9.5.1版本)。0 T9 `2 e3 A9 e) M' ^7 P, }2 {
(2)附件文件必须是已经100%布通率和没有短路的,没有最终完成的PCB文件不予检查。
! H$ z( t2 V  J  Y. {(3)需提供:原理图+PCB 。可以设置密码,然后将作品发到我的个人邮箱:26005192@qq.com(个人评审后将进行删除)' I- I  p9 [" R6 r3 R
(4)此活动纯属公益性质,由于个人时间有限,不能保证及时回复。
1 d0 ?, v2 a8 {+ P, V(5)检查结果仅供参考,不涉及追责。3 F% ?& ?# n. V, f, ]0 J
(6)本贴只评审PCB,不回复任何软件操作/设计类的问题。(7)每个ID每个季度只限评审一款PCB. d' S7 i8 a* f
' f% V; x( o% i" k" |: d4 ^
软件操作/设计类的问题可到这里交流:https://www.eda365.com/thread-70863-1-1.html
5 G8 V9 B2 K' G4 G% ~! r: N9 v% B4 P1 T2 m6 |: X

作者: 与你同行    时间: 2012-6-8 15:28
支持老大!
作者: 与你同行    时间: 2012-6-8 15:37
老大:
& B7 @7 F2 ?* I) L       请问这个文件如果我想把DDR3和主芯片部分的线路复制到另外一块PCB板中应该怎样操作?听说DDR和主芯片部分的线路是可以拷的。但不知道怎样弄的。烦请指点。谢谢!附件中有原理图和PCB。

新建文件夹.rar

956.17 KB, 下载次数: 66, 下载积分: 威望 -5


作者: dzwinner    时间: 2012-6-8 16:22
与你同行 发表于 2012-6-8 15:37 ( T$ G- q9 J4 H0 S! Z
老大:
. B$ P' S; o) |+ a       请问这个文件如果我想把DDR3和主芯片部分的线路复制到另外一块PCB板中应该怎样操作?听说DD ...
7 W+ z- N, F9 b% E
保证该部分电路位号,网络一样的情况下,用reuse功能可以实现你的目的!
作者: dzwinner    时间: 2012-6-8 16:28
dzwinner 发表于 2012-6-8 16:22
: d5 m0 h1 S: M3 e) Y8 f+ z* p6 B保证该部分电路位号,网络一样的情况下,用reuse功能可以实现你的目的!

) X9 J7 p2 P6 m, d5 m, F你的DDR我看了,地址线都没有等长,没问题吗?
作者: wp520    时间: 2012-6-8 17:27
给力,快快把你们DDR2 DDR3的板子拿出来晒晒呀,还没见过咧!
作者: dengzs2008    时间: 2012-6-8 22:21
期待期待
作者: dengzs2008    时间: 2012-6-8 22:28
那位同志,将与CPU、DDR相关的所有东西选中(不管是元件、线路、还是过孔只要相关就选上),然后reuse,reuse后,打开一个新的PCB(假设为PCB1),设置层后将reuse导入到这个新的PCB中,然后将你的原理图(原理图的位号和网络与reuse的一致)网络表导入到一个新PCB中(假设为PCB2),将PCB1和PCB2做比较,生成ECO文件,然后将ECO文件导进PCB2中。大功告成!!!!!!!!!
作者: xlows_2009    时间: 2012-6-10 23:03
关注jimmy 很久了,这下又出手了,支持
作者: xdb2724678    时间: 2012-6-11 11:29
又是一个重磅炮弹,膜拜中.
作者: 与你同行    时间: 2012-6-11 14:23
感谢各位前辈的指导,我试下。有问题再向各位请教。
作者: 风冰子    时间: 2012-6-12 10:17
支持
作者: PADS爱好者    时间: 2012-6-12 12:49
不错,支持!
作者: wang525@    时间: 2012-6-12 20:40
那位大侠是怎么一下子就看出地址线没做等长的啊
作者: 297469214    时间: 2012-6-13 15:18
为jimmy顶上
3 Y) C. ~  U5 ?. ?3 n# i3 m. N
作者: yuan715happy    时间: 2012-6-13 17:29
{:soso_e100:}# B. i6 H4 D1 V) Q* ^0 i& k
帖子都很好,支持!!
作者: cz0924    时间: 2012-6-14 17:26
jimmy  先贡献一个吧  让大家学习下
作者: ╰★_当_∮    时间: 2012-6-15 09:41
好贴支持,顶一个!
作者: lwf19861111    时间: 2012-6-15 17:20
各位大侠好,有空的附件帮忙点评一下呗。我有个问题,为什么同个板子,两个人花的,容量差那么多,是不是我少了其中以个很重要的步骤。谢谢!!

新建文件夹.rar

431.73 KB, 下载次数: 1376, 下载积分: 威望 -5


作者: warmly    时间: 2012-6-17 08:27
本帖最后由 warmly 于 2012-6-18 09:30 编辑 $ W* n" p( k: Y6 e+ d$ S7 g1 s9 o
0 m& I% q* \6 J+ w0 U5 j
我是版主jimmy的徒弟,这是我对你的"新建文件夹"中1.pcb板子的评审!
) t6 `! }* [% j9 _) X
/ `8 u2 L6 f: g5 o2 V6 C& Z" E
5 x+ `3 j6 T* J: ?

2.png (245.18 KB, 下载次数: 116)

2.png

3.png (392.02 KB, 下载次数: 26)

3.png

4.png (425.91 KB, 下载次数: 22)

4.png

5.png (353.08 KB, 下载次数: 16)

5.png

6.png (268.35 KB, 下载次数: 13)

6.png

7.png (244.95 KB, 下载次数: 17)

7.png

8.png (290.87 KB, 下载次数: 13)

8.png

9.png (307.83 KB, 下载次数: 14)

9.png

10.png (317.13 KB, 下载次数: 20)

10.png

12.png (291.08 KB, 下载次数: 18)

12.png

13.png (214.86 KB, 下载次数: 19)

13.png

14.png (244 KB, 下载次数: 13)

14.png

15.png (309.99 KB, 下载次数: 22)

15.png

16.png (197.71 KB, 下载次数: 19)

16.png

17.png (149.25 KB, 下载次数: 18)

17.png

18.png (173.2 KB, 下载次数: 18)

18.png

19.png (230.55 KB, 下载次数: 22)

19.png

作者: flywinder    时间: 2012-6-18 09:22
warmly 发表于 2012-6-17 08:27 $ [0 m- j3 f- C3 l
我是版主jimmy的徒弟,这是我对你的"新建文件夹"中1.pcb板子的评审!
+ T' [' E1 _/ \; F
where?
作者: lwf19861111    时间: 2012-6-18 09:25
warmly 发表于 2012-6-17 08:27
/ j  E; f( n6 P3 ^1 V/ u* {- G我是版主jimmy的徒弟,这是我对你的"新建文件夹"中1.pcb板子的评审!

) X+ j+ H2 C/ D- ]$ B+ g在哪啊????帮忙给文件2也评一个
作者: yzl1128    时间: 2012-6-18 13:18
支持,學習
, ^. z/ H0 j; p
作者: lwf19861111    时间: 2012-6-18 17:21
warmly 发表于 2012-6-17 08:27
6 ?9 Y2 c( s1 j我是版主jimmy的徒弟,这是我对你的"新建文件夹"中1.pcb板子的评审!
  S3 p1 N9 u: u4 G+ D" V
请问如何设置,能使布线的时候自动扑捉到焊盘的中心??
作者: jimmy    时间: 2012-6-19 08:35
lwf19861111 发表于 2012-6-18 17:21 ( w4 u3 @% u$ U( V2 `2 L" J7 m. E
请问如何设置,能使布线的时候自动扑捉到焊盘的中心??

7 k: J4 V4 ?& u$ p软件操作类的请到此贴:https://www.eda365.com/thread-70863-1-1.html
9 s* b8 }9 J( N  b9 x# [  Q5 y! O  m' M) \
此贴只检查PCB。
作者: sharp0    时间: 2012-6-19 09:16
名师出高徒,既然是PCB评审,有几点不明白,能否指点下,, L5 Y3 x. s4 c; e& ~2 U! N
1,串始并末,能否详细讲下,或者给个链接,学习下。本人菜鸟,百度谷歌不出来。
$ _3 K$ S* f0 z9 k; g* W2,3W走线应该在什么样的条件下考虑这样走线?
5 m3 j0 ~0 T, N( x3,电源灌铜应比GND灌铜内缩1mm,为什么呢?有什么好处?9 R6 g+ ?, h+ U0 \  }
谢谢大神指点!
作者: jimmy    时间: 2012-6-19 09:50
sharp0 发表于 2012-6-19 09:16 ! Q& ~7 H& b0 f* }& Z
名师出高徒,既然是PCB评审,有几点不明白,能否指点下,
5 e7 F9 O; I* h7 s0 y" a! j9 }) Y1,串始并末,能否详细讲下,或者给个链接,学习 ...
' \* k: a) d# z# Z9 Z$ V
1,串始并末,能否详细讲下,或者给个链接,学习下。本人菜鸟,百度谷歌不出来
& i4 N5 f) F4 V; X: c; O, l( y' F$ G* q2 q
信号完整性-端接。论坛也有相关解释。自己在论坛找,不再重述
+ C/ y8 t8 O/ b0 w, T& B0 Q
$ D+ b* k9 [) K. G& ]% Q9 l2,3W走线应该在什么样的条件下考虑这样走线?
+ l- X" |, e* L: b8 Q+ ]! H: E* s7 |: ^
任何情况下都必须的: J, g5 N  _, M% r/ E7 ]

$ ?% k- \* z) Q: O. O- }* T3,电源灌铜应比GND灌铜内缩1mm,为什么呢?有什么好处?
0 B5 D: w: k& u* Z2 A, u
7 t4 \! X5 e6 d- K3 s电磁兼容完整性 书上有。论坛也有相关解释。自己在论坛找,不再重述
作者: flywinder    时间: 2012-6-19 15:36
本帖最后由 flywinder 于 2012-6-21 10:54 编辑
0 i, B) ]3 I* W% }. z! s# }: }; x! g& |+ x% T9 }6 B
新画的板,4层,4层都走线,不足之处,还望各位大侠多多指教
; u& x9 X- m, Q0 F' d7 ]' ^% O, P7 f/ e! k2 l
% V8 S; W  v6 `5 ~, H9 r
欢迎多给建议" s1 {$ {3 N# Z' \0 c- O# g" e

5 [; P& {/ A. g" B3 C
, l, V9 O! X( L: s 欢迎评审.zip (136.63 KB, 下载次数: 725)
作者: nydragon    时间: 2012-6-20 14:14
本帖最后由 nydragon 于 2012-6-20 14:26 编辑
: P1 p9 L7 D: h6 d8 P. E: G- E4 w, D$ b
这个帖子好呀!如同实战。
9 p3 K# l8 b/ S我用pads9.3打开,提示有一些问题,不知道是什么意思:
' C) [. E* {7 ]! ]1 dWarning: Outdated thermal pad detected (Decal: DIP10X2-2.0, Pin: 0, Layer: <Mounted Side> )9 m0 X+ l4 u$ p" `0 `
        Thermal pad appearance may be different after loading data to PCB file.
) C0 D- `4 n! c+ HWarning: Outdated thermal pad detected (Decal: DIP10X2-2.0, Pin: 0, Layer: <Inner Layers> )% U! _" X4 f* ]. c% {& W/ y
        Thermal pad appearance may be different after loading data to PCB file.  e5 ^7 n4 t, r4 R" b1 k1 Z4 N
Warning: Outdated thermal pad detected (Decal: DIP10X2-2.0, Pin: 0, Layer: <Opposite Side> )6 j; z/ m! v% D1 Q& Q
        Thermal pad appearance may be different after loading data to PCB file.
2 p1 G+ I* b0 k/ b: iWarning: Outdated thermal pad detected (Decal: DIP10X2-2.0, Pin: 1, Layer: <Mounted Side> ), P7 k6 g+ w: ?0 k1 K
        Thermal pad appearance may be different after loading data to PCB file.4 d$ X5 V6 }" N- A! m/ I
Warning: Outdated thermal pad detected (Decal: DIP10X2-2.0, Pin: 1, Layer: <Inner Layers> )% }8 u% ?0 s  n8 [
        Thermal pad appearance may be different after loading data to PCB file.# e: }" n, E, D& K) ]! P8 n0 P
Warning: Outdated thermal pad detected (Decal: DIP10X2-2.0, Pin: 1, Layer: <Opposite Side> )
0 i3 N+ l8 `8 a5 r        Thermal pad appearance may be different after loading data to PCB file.
作者: nydragon    时间: 2012-6-20 14:53
warmly 发表于 2012-6-17 08:27
* b# J# d5 G  W9 Q我是版主jimmy的徒弟,这是我对你的"新建文件夹"中1.pcb板子的评审!

3 X, d+ i) Y# R5 i1 ?名师出高徒!
6 w. |& T! |( C, ]/ Q能否指点一下,我刚发的那些警告是什么意思?7 |8 Z" }8 {4 n5 t. e  U; c1 s" d4 X0 i
另外,我看他这个板子的地层也使用了split/mixed的形式,有这个必要吗?
3 b5 e7 X7 ]+ T* n- ~( x谢谢!
作者: nydragon    时间: 2012-6-20 20:37
。。。我提的问题都是与那个板子有关的呀,怎么能简单的判定为软件操作的问题呢?
* {" L0 f- @7 A' Z1 ~1 S9 w
作者: jimmy    时间: 2012-6-26 13:30
nydragon 发表于 2012-6-20 20:37
7 L0 V9 v  ]4 O+ `9 {/ Y8 x。。。我提的问题都是与那个板子有关的呀,怎么能简单的判定为软件操作的问题呢?
# [! c' C( j* s- M5 b% T
发到这个贴子吧
' L% [. D5 A9 o! J2 p* t  c, @/ k7 f3 n" O0 k: L  O( b4 Q! z- x6 J
★★★ 大家一起学PADS(二) ★★★......【有问必答贴】
7 m% F2 _6 ^( k5 L7 }9 [) Yhttps://www.eda365.com/forum.php? ... 63&fromuid=1147
7 k+ K4 `; g1 u& @. G+ E/ p9 g  Y) ^8 L8 [8 j, k) O
你的问题都是与板子有关的软件设置问题。% w# i2 {) a+ B3 A$ V0 R; l
* u1 m5 M" m3 x5 \7 K( B

0 U+ M4 g. K1 x. X* \8 O+ ]+ i4 U. w4 ?此回复保留一天。24小时后自动删除。
2 V* A; ~- y( Z( x& x( S. T! u& Q# K! z. I4 A

作者: rose_333    时间: 2012-6-27 09:04
4楼的板,虽有4层,但没有一层是比较完整的地,EMC肯定过不去的。
作者: flywinder    时间: 2012-6-28 08:52
rose_333 发表于 2012-6-27 09:04
0 T% [# A' D( Q4 o' @) M; v4楼的板,虽有4层,但没有一层是比较完整的地,EMC肯定过不去的。
$ O5 K3 {- Z! L0 y. Q2 L
嗯,模仿的,试下,不行就换改成六层的
作者: 没性感    时间: 2012-6-28 10:33
这个的浩浩看看,学习学习
作者: liwei    时间: 2012-6-28 14:22
提个意见,以后评审内容能否写在板子外面,直接在板子上标注看起来实在太累了
作者: yimiyangguang    时间: 2012-6-28 22:20
本帖最后由 yimiyangguang 于 2012-6-28 23:05 编辑 " A8 f; P' }6 b3 Q
flywinder 发表于 2012-6-19 15:36 % ^  V* v" P! Z' t5 E2 v2 o
新画的板,4层,4层都走线,不足之处,还望各位大侠多多指教
) a! T1 r9 i* e# v7 v/ t7 n3 I* @2 C0 P
我是版主jimmy的徒弟,这是我对你的"欢迎评审"中pcb板的评审!
: `5 N5 S! c+ \& V# n/ |# b( _7 {" K& ]: r8 j" ?$ k
1 数字、模拟部分没有分开布局
; _( G. u3 l6 X, {
% Y) x! O( Z( A! N# @* C
6 l! U$ l$ r( m* p+ P2 ?

) U2 ^5 ^) i1 s4 Y$ ^/ ^) m% G, X1 r
2 滤波电容摆放顺序不对,应按照电容阻值先大后小摆放

- [! [) X# d! X9 P1 u+ M3 p2 E; }6 z% ]* R* j* O, B
7 o# l0 g4 I" k# Q3 M4 `+ y
0 z8 ^4 @5 K- l2 j' y% r0 t. ]3 T# X
" n: O6 A' W- O& X
3 布局时要注意,器件的焊盘不能放在其他器件的固定孔上

( {7 y# `; L/ h+ R( |. I" P
* W7 d4 l# S2 K: J3 O

0 R" `& j& g. t' R- K: ~, {- A
4 器件距离板框太近

& R+ K6 q  y' X: ?/ T( O& g: b
2 X  v4 x3 B# Z. [  u
! C2 Q1 J. b: q% O
5 过孔不要打在器件的焊盘上
! V/ y* u+ C: t( D
+ M8 Q5 P3 A0 p* p
6 (a)晶体的两个电容放置时,要使用得分支长度尽量小
(b)晶体区域内不允许有其它信号走线经过
(c)晶体附近应打屏蔽地过孔
(d)晶体两根信号线走成类差分形式

: @0 ?, _) h  ^. s. y9 P! K4 ]2 N* J 9 Y2 f/ e& T" }: q. q- }' a* e

' R! i# s, C. M  @
7 灌铜时不能出现碎铜

9 b3 d% I" z( Y& k8 u9 f
6 l, j( N5 L$ }) C; @# j/ F
8 电源部分走线需要加粗处理

, M/ j. @" P$ Y% y- n4 K* _5 n3 Y; a+ T4 e
9 线与线的间距要满足3W原则
; f0 U4 q* b( U* M, [& ?% r
! z  N) u' f0 j; K. w% P

* R0 j: C* _9 \/ d. x7 S
10 走线宽度不能超过焊盘宽度

* N/ g0 M' W9 T
9 s2 A. L% l' C5 q
11 走线时不能出现歪线,直角,锐角连线,
7 Q+ g4 A9 e# M- ~8 g

, k! A& t+ m4 G8 ~6 i& a  Z
12 走线时尽量从过孔和焊盘的中心出线
! x$ i5 @; g% v# c, L3 W% w! r2 \

+ b$ D: |2 I; V9 a9 U8 W/ A. Q
13 过孔到过孔,过孔到焊盘,过孔到走线、过孔到铜皮的间距太小

5 t& F9 ~# h4 i# Z
+ V4 Y; N. r' P2 v" i* ` # F0 [) V9 I/ l: D
14 板框要进行尺寸标注
1 @0 n3 _6 S* p$ s+ ]

作者: flywinder    时间: 2012-6-29 09:49
yimiyangguang 发表于 2012-6-28 22:20
* r. J6 \9 Q$ w我是版主jimmy的徒弟,这是我对你的"欢迎评审"中pcb板的评审!( X$ W9 J, V8 T6 p# G

* F, q7 }& z/ O+ x1 数字、模拟部分没有分开布局

9 g) [2 H+ X; l' |- p6 z* b6 A; n感谢你给的建议,有个疑问哈,滤波电容不是要先经大电容储能,再小电容滤波吗?那应该是小电容靠近器件端啊。
作者: flywinder    时间: 2012-6-29 13:53
本帖最后由 flywinder 于 2012-6-29 13:55 编辑
$ N) D7 V6 O' L4 x5 K# G
flywinder 发表于 2012-6-29 09:49   G6 o7 I+ |& @5 ?, g
感谢你给的建议,有个疑问哈,滤波电容不是要先经大电容储能,再小电容滤波吗?那应该是小电容靠近器件端 ...

0 }7 a4 `( k/ s' K8 o8 x
+ I" C' \* L. k
, ^2 s7 @7 y5 m1 i5 ]; p那么这两个电容的顺序应该没错哈,旁边的两个顺序要调换一下(上图2)PS:通过这2个电容给gps供电& n/ ~" D, F# Y

( P3 L; k4 R9 {8 O0 V& P5 D4 i7 c% h- m4 V

5 \; w# B# {) y( ?* X9 }  o9 E; L- N' L$ v1 Y3 E" ]. L

% x. q0 ^6 q2 t7 }5 B5 _) I$ c" T! q& e

作者: yimiyangguang    时间: 2012-6-30 10:09
flywinder 发表于 2012-6-29 13:53 & k7 `+ D: z. F6 S2 u
那么这两个电容的顺序应该没错哈,旁边的两个顺序要调换一下(上图2)PS:通过这2个电容给gps供电/ `3 W( ~1 x& e) y
) D1 ~7 h; B7 S- X( P
...

" c3 a: K; W' q- u是的
作者: lwf19861111    时间: 2012-7-12 16:00
本帖最后由 lwf19861111 于 2012-7-19 08:54 编辑
+ `4 I6 `; T9 ?+ f; O
; A+ {9 N- L! r各位高手大家好,有空的话帮忙看看附件中的蛇形走线吧,就是单片的ddr。(其他部分不是本人画的,就那片ddr是我画的)。谢谢

蛇形走线.rar

796.82 KB, 下载次数: 773, 下载积分: 威望 -5


作者: huangzj    时间: 2012-7-18 09:18
看了板,你做的等长从美观上还行,但是功能上好像有点不太合适,比如同网络间距不到3w.没有做到9根同层(D【0:7】,DQM),REF走线宽度不足,尤其是在芯片到滤波电容一段,
作者: ssry    时间: 2012-7-18 11:03
oye
作者: 川流不息    时间: 2012-7-24 15:26
9 线与线的间距要满足3W原则
: J% Q9 u- P" Z& Q  m, Q3w原则上什么啊
作者: lwf19861111    时间: 2012-7-26 14:29
huangzj 发表于 2012-7-18 09:18 / t6 f% k6 I* P7 ]/ ?" k
看了板,你做的等长从美观上还行,但是功能上好像有点不太合适,比如同网络间距不到3w.没有做到9根同层(D【 ...
/ D- q  @- Q* E) P9 ^/ @" @1 f
对于9根同层我想问一下是什么意思,因为我处理器是放top的,ddr是放bottom的,那走线必定会穿过层,能帮我解释一下不?还有什么意见没啊?兄弟们你们别光下载不说话哈。。。。
作者: 黑牛    时间: 2012-7-28 16:39
lwf19861111 发表于 2012-7-26 14:29
1 k8 f8 M( x. x& v7 V  k对于9根同层我想问一下是什么意思,因为我处理器是放top的,ddr是放bottom的,那走线必定会穿过层,能帮我 ...

" P6 m. p2 j+ K, f" w7 Z1 j9根同层是指你所谓的9根信号要走在同一层,不管你IC是放哪一层的,如果走BOT9根就全部走BOT,即使是穿过层,也要同组的一起穿,也就是9根一起穿0 h* x. L+ J; w3 }! ?
% f* I6 ^5 w* V
另外3W原则是只信号线的线与线的间距要达到3倍的线宽,从线的中心与中心,线边缘与边缘是2W
作者: lwf19861111    时间: 2012-7-28 16:49
黑牛 发表于 2012-7-28 16:39
! u% T) g: @  V6 `& W) b9根同层是指你所谓的9根信号要走在同一层,不管你IC是放哪一层的,如果走BOT9根就全部走BOT,即使是穿过层 ...
: j: b3 P( A8 |% a3 [, x/ X5 [% ?
谢谢
作者: lht-tz    时间: 2012-8-11 11:17
都那么多年我还是没什么进步。请指点一下!!!!

CH70.zip

275.3 KB, 下载次数: 382, 下载积分: 威望 -5


作者: flywinder    时间: 2012-8-11 15:11
lht-tz 发表于 2012-8-11 11:17 ; O7 z. Q$ h* G+ K
都那么多年我还是没什么进步。请指点一下!!!!
1 l/ R: f8 r6 E5 w$ a; X4 @
9.3打不开,不知道是不是用pads画的
作者: lht-tz    时间: 2012-8-11 23:27
flywinder 发表于 2012-8-11 15:11
0 N7 R' t/ {+ m3 ?9.3打不开,不知道是不是用pads画的
- B. g5 t, I. J# e$ u
不好意思了  我的是9.4的  现在转asc了 PDAS-CH70.zip (125.11 KB, 下载次数: 394)
作者: flywinder    时间: 2012-8-13 08:52
lht-tz 发表于 2012-8-11 23:27 * ^9 S% i" ^* V% O  f9 E8 P
不好意思了  我的是9.4的  现在转asc了

* K( z  [( X# f6 k9 i( [7 H板子走线很整洁,给了一些自己的建议,你可以参考下  V& ]  E/ E$ d" Y

3 L0 M: X9 Q0 P9 R1.3v3网络走线建议加宽7 R) z" J- O; z) f" k$ g
   
4 U& s( C/ m( R" e( {& D5 }8 y# A4 Y* @7 a( X  ~8 p5 P
7 q5 ?( z4 t, X9 J$ g+ e
2.锐角走线这种情况要避免
; [) Y. F8 f' A  $ [, j' r; p. W) D# K4 C7 B3 J$ ?4 q
   
1 N6 h: ^( m4 G0 a3 ^: T: g7 ^' t9 w- x  F, S+ A7 D& X
% i, H- n9 @+ u1 z* L
3.GND建议加宽
6 _, ]; A3 |  U! \5 O0 h9 o   
+ ]- `2 P2 A5 G8 D$ H! x5 a) b% t6 ~- b5 }; A* R$ C

7 E+ w. U- e$ G4 S0 ?4.空间允许的情况下,这条线最好保持相同的宽度) l- `/ s5 [( c) ?
   
6 a5 B' n  y# Y  B6 w1 ]9 z9 P& `( ?: T6 ~4 a4 n- C  I
% o( n+ K+ `* Q8 J* Q1 i
5.平面分割最好保持规格的几何形状
8 ]; I$ d  |, s    5 K; ]' z; P0 O9 a# ?  o( b
& \1 \/ |5 i: n6 H4 O9 i

5 t, B! W6 e% E6.板上空间允许,最好将E4移到分割区域内
2 n# Q# ~5 m6 Y% G, ?1 t    , Y  ^" `! ], A  b9 s- x
/ r) e9 X+ T$ F5 s

0 R- V, Z( c! j7 V1 L" M# G3 R7.板上空白地方可以多打地过孔/ Y2 ^! c8 p1 ]2 c* C$ b" A
   2 O4 m  F( d4 `# C3 b, j0 Q
' L4 s, }1 E# ?
8.gnd跨分割平面了!0 o. Q7 p7 \1 M' I0 E# Q  I
   
作者: lht-tz    时间: 2012-8-13 12:53
flywinder 发表于 2012-8-13 08:52
* J$ G" d$ z+ C* D8 a+ F板子走线很整洁,给了一些自己的建议,你可以参考下
, O# ?6 \, c/ F! e/ q
, p' s5 Y/ S# G( a1.3v3网络走线建议加宽

. }$ N# H( v  M, y! L感谢指导!我会改进的。还有其他问题吗?因为这块板的图像有点抖 主要是下面的芯片 ,因为布板前说上面的为主所以没顾及下面的芯片 所以下面的图像出现抖动!
作者: zhangjinhe    时间: 2012-8-16 18:14
拿二楼的板子练练手
作者: YUANHUI217    时间: 2012-8-22 08:40
请楼主有空帮我看看这块板,主要是DDR3走线部分现在的频率只能跑到360M正常来说是要跑到480M的,等长、平面分割也都做了还是这样,只有请教高手看是那的问题了,因为想急切知到问题在那还麻烦楼主能尽快帮我看看。谢谢!

BOX5.rar

436.1 KB, 下载次数: 655, 下载积分: 威望 -5

DDR3部分


作者: jimmy    时间: 2012-8-22 11:54
YUANHUI217 发表于 2012-8-22 08:40
- [# V' [. \% j3 G4 V& S2 {请楼主有空帮我看看这块板,主要是DDR3走线部分现在的频率只能跑到360M正常来说是要跑到480M的,等长、平面 ...
6 k! [% X8 x" l# Q
( Z  Q% W: z- H

( B- G4 h% C# S" a3 z/ m
1 [, I* w0 H( w- n- X! n1 S$ M: t8 z4 W& Z1 x

+ f- B% i- N- }7 B2 g  _4 h: f( U' r8 C' _) v: f
; h" S; S5 c4 H. S0 o! x! X6 U
: j  n  G% T' {8 E: E

作者: YUANHUI217    时间: 2012-8-22 15:19
本帖最后由 jimmy 于 2012-8-22 16:39 编辑
) Z: y! C8 t/ Q8 z0 }3 }
jimmy 发表于 2012-8-22 11:54
& [# o. d5 w8 L3 x; a

$ s4 {* b4 {) x/ _- {' J非常感谢jimmy大师这么快就回复我了{:soso_e113:} ,看了你的评审我有几个问题想问
  [6 |8 x$ j. b, O2 @% i1、您的第一个和第二个回复是不是有点茅盾?我是应该把REF模块放在中间还是靠近源端呢?) s8 Y7 K$ i2 W7 j! O* H# C9 ]
2、3W原则我也想满足但有时空间实在有限就只能妥协了。+ t! f8 ~6 _6 ^8 t4 ]# S
3、你说的差分对走线没有按规则走线这里我知道,这是为了达到等长的要求才这样处理的,如果两条线完全等距就没法满足等长要求了。
" y0 s6 v1 M' [' f4、另外我最想问的就是关于数据线、地址线、时钟线的等长关系,数据线是组内等长他和时钟线地址线没有等长关系吧?而地址线是走T型拓扑从结点到两颗内存的距离也是等长的,是这样吧?剩下就是时钟线了,我现在就是不确定他要和数据线等长还是地址线等长,还请jimmy帮我解惑。0 W( U( e$ ~4 W/ b
5、至于平面层被过孔分割太厉害也挺头痛的,地方就这么大又少不了要打这么多孔,真不知如何是好呀,不过还好没有割断的地方应该问题不大吧?
4 e7 h; M' n& T- |/ C5 i7 ~以上疑问还请jimmy大师在有空的时候回复一下。谢谢!. U, Z5 S2 X& Q$ B! C% z; ~
- C* r# ~8 z& ~8 p. \, F% F6 Z
9 G7 z) W+ Z' t, ]
jimmy回复:- x) T8 ]8 _+ x; ~' |: D
, i8 X/ V/ E: C8 T$ X
1,ref电源模块放在两片DDR的中间,供电不会一头近,一头远。
4 `: h: w' X3 W4 K3 t7 O) k! P: t1 ?) |9 R6 Y2 e+ m
2,3W必须满足
5 x/ S  S+ |4 S$ D6 K" Q+ l: j: Q! N; c( ?& M0 t
3,差分对必须满足差分走线规则4 c7 S% P, b$ [" n! r# u

4 j% j; J+ Q- N. \( v+ c! E4,数据线自己等长。地址,控制和时钟等长,都走T形。数据与时钟线不用等长,长度不要超过1000mil就行。; e3 i* k5 I: D

+ Z: {( M' Q. ]$ }) b1 R; P5,参考平面必须要完整,并且DDR2的线不能跨电源分割。跨分割会引起信号完整性问题。
4 q) M4 D7 G0 X: o& l4 O. p" k
% Y7 o  e9 F! \" A' M打孔的时候注意孔与孔之间的间距。

作者: shirly229    时间: 2012-8-22 16:44
jimmy说的第一个问题靠近原端的是时钟差分线的两个电阻R37和R36应该靠近CPU放置吧
  i& ], _. o. Z! @  G: x2、我觉得对于差分线一定要先走好,特别是时钟差分线,因为你的地址线数据线的等长都是依据时钟线的,如果你的时钟线都有问题,整个DDR是没法用的,重点是你的时钟线没有包地啊,没有空间铺铜,总该要走地线包一下啊
$ s: B' T' Y8 `0 n5 I" @* O3、对于差分线的等长,首先是等间距,然后想办法在差分线的原端或者末端对短的一根线绕线,这样就避免了不等距1 U5 w; }0 H$ \6 a8 D2 c$ L/ E  n
4、每个ddr的等长要求是和CPU的要求有关的,如果CPU没有要求,一般是地址线和数据线与时钟线的等长误差在+/-200mil
+ L4 }# i: I  W2 ~5、对于割断你可以将过孔错开打啊,或者两个孔两个孔稍微分开有铜铺过,三个也可以一组啊
: Z; U+ A5 m9 V8 B! g3 v我的建议就是上面的
作者: YUANHUI217    时间: 2012-8-23 01:23
谢谢JIMMY大师的即时指点,下一版改板就从这几个方面入手了,希望能药到病除
) o' p8 x/ t% ~! R! z另外我再想请教一点就是关于REF电源的工作电流是比较大吗,为什么走线要求这么大?因为我看原理图上的分压电阻都是K级的算下来电流也不过MA级呀?问题可能有点低级,见笑了
作者: YUANHUI217    时间: 2012-8-23 01:27
shirly229 发表于 2012-8-22 16:44 - \7 B! ?4 |, |. I& J* X
jimmy说的第一个问题靠近原端的是时钟差分线的两个电阻R37和R36应该靠近CPU放置吧( e' v6 V/ ]1 U/ ?* R0 M' y1 M
2、我觉得对于差分线一定 ...

: [, T8 t# P% ]+ m' `没错,我是误会的JIMMY的意思,谢谢你的指正。也谢谢你的耐心分析,都收下了{:soso_e181:}
作者: 丁响820425    时间: 2012-8-23 11:18
却钱啊啊啊 啊
作者: daicy    时间: 2012-8-23 13:49
这样一看,我画的板简直就是乱七八糟啊,改正,不好意思上传,先自己改正了。
作者: marksman    时间: 2012-8-23 14:43
楼上的,这块板子我看起来好亲切。
作者: ALIDA    时间: 2012-8-23 16:51
汗!新手啊,学习中。
作者: ALIDA    时间: 2012-8-23 16:56
求 PCB学习QQ群啊,新手急需大家指导。拉我 QQ号是891724935
作者: YUANHUI217    时间: 2012-8-24 09:21
marksman 发表于 2012-8-23 14:43 6 d  B0 M8 y2 z7 Z& a) H# s
楼上的,这块板子我看起来好亲切。

/ T6 P( A! ?1 m现在做这个方案的是很多,请教对于DDR这一块的布线你有什么心得?拿出来分享一下哈
作者: YUANHUI217    时间: 2012-8-24 09:26
YUANHUI217 发表于 2012-8-23 01:23 6 |1 I+ @; t; Z" j& E' d$ b( b% V. U
谢谢JIMMY大师的即时指点,下一版改板就从这几个方面入手了,希望能药到病除
8 h2 r; g# G6 c, S- @另外我再想请教一点就是关 ...

( o& w5 n/ Q, F3 I& O6 @6 C查了一些资料都说电流很小,在nA级因为是VDD跟随电压所以最主要是做好抗干扰处理,对走线宽度要求不高。不知对否
作者: YUANHUI217    时间: 2012-8-24 14:20
YUANHUI217 发表于 2012-8-24 09:26 + H; l9 H, K% @2 @* P
查了一些资料都说电流很小,在nA级因为是VDD跟随电压所以最主要是做好抗干扰处理,对走线宽度要求不高。不 ...

4 G5 M* G' v1 M6 M, M2 T* G大师千万别误会{:soso_e100:} 不是不相信,只是看到不同的说法就拿出来一起讨论,为真理而上下求索嘛{:soso_e113:}
作者: chenlinfeng88    时间: 2012-8-26 12:53
YUANHUI217 发表于 2012-8-24 14:20
; m3 I& D& C& H3 V9 o! h, w大师千万别误会 不是不相信,只是看到不同的说法就拿出来一起讨论,为真理而上下求索嘛{:so ...
; b2 u; Q" R7 c# {  P; Z
作为新手,我提个问题,你的匹配电阻前端差分线长度误差太严重了,有36mil,想问一下,等长是所有的匹配电阻前后等长,还是只要整个过程中等长就可以了?

差分对.jpg (27.5 KB, 下载次数: 20)

差分对.jpg

作者: chenlinfeng88    时间: 2012-8-26 13:18
YUANHUI217 发表于 2012-8-24 14:20 * A# N3 `) ?7 q  ?0 F
大师千万别误会 不是不相信,只是看到不同的说法就拿出来一起讨论,为真理而上下求索嘛{:so ...
/ P3 T1 A# O, V/ V5 x" u3 r' W# b! T
还有,你的阻抗都是在板子上做的吗?怎么没有看到你的匹配电阻?
作者: YUANHUI217    时间: 2012-8-27 10:43
chenlinfeng88 发表于 2012-8-26 13:18
$ w2 @1 U1 b9 \* z' P8 M9 L) [还有,你的阻抗都是在板子上做的吗?怎么没有看到你的匹配电阻?

  z) ^; t- `( `$ I0 A* [+ ]是的,做板时都有阻抗要求
作者: chenlinfeng88    时间: 2012-8-28 21:02
chenlinfeng88 发表于 2012-8-26 12:53
! k& X# c" U5 b5 I  Y7 W作为新手,我提个问题,你的匹配电阻前端差分线长度误差太严重了,有36mil,想问一下,等长是所有的匹配电 ...

, L* \$ D+ \7 {: P$ A. x4 ^0 \0 s是不是我问的问题不对?咋没人回答,请各位高手帮忙解答下,感谢!
作者: yangzia    时间: 2012-8-29 13:14
大家能否分享下审查经验啊?互相讨论下审查经验?YUANHUI217  or  jimmy  ?
作者: may~chen    时间: 2012-8-29 21:22
过孔是不是太小了,我们公司的标准是 0.45/0.7~~~
作者: may~chen    时间: 2012-8-29 21:40
chenlinfeng88 发表于 2012-8-28 21:02
# v& m6 i5 ^$ T是不是我问的问题不对?咋没人回答,请各位高手帮忙解答下,感谢!
; _/ r6 T" D9 \9 _2 m/ Q
我做过几款音源板,差分线是实在没办法等长了,出来的效果不差: q  B) V4 \6 n- e; |
其实要求不是规定死,你必须走等长,36mil对我那几块板说,小巫见大巫~~~
作者: chenlinfeng88    时间: 2012-8-30 07:21
may~chen 发表于 2012-8-29 21:40
) ?4 {# t6 K) S/ X- r我做过几款音源板,差分线是实在没办法等长了,出来的效果不差
# U8 q* t$ k) i6 Q其实要求不是规定死,你必须走等长,36mi ...
) P# ]) x1 }& Y( a! N5 Z
再问一个问题,你的阻抗一般是在板子上做还是加22或者是33欧电阻?
作者: may~chen    时间: 2012-8-30 08:40
chenlinfeng88 发表于 2012-8-30 07:21
) s9 L$ J( c, n9 d4 c再问一个问题,你的阻抗一般是在板子上做还是加22或者是33欧电阻?
# z9 @. _- l8 {* G# ]! a
加电阻~~~- W& C, ~9 H( @, [" V' j
一般只有公司比较大的单,上头比较重视的,领导才要求我们在板上做~~~
作者: chenlinfeng88    时间: 2012-8-30 19:12
may~chen 发表于 2012-8-30 08:40 ! v6 v3 a: r) J8 k
加电阻~~~
' y3 z9 x1 S# t/ G/ B5 e: s一般只有公司比较大的单,上头比较重视的,领导才要求我们在板上做~~~
- f& D  B5 S. D
为什么?在板子上做成本会高很多吗?加电阻会比较占空间。。。
作者: may~chen    时间: 2012-8-30 19:46
chenlinfeng88 发表于 2012-8-30 19:12 % V5 G* ?& w! G" m
为什么?在板子上做成本会高很多吗?加电阻会比较占空间。。。

/ i1 g+ y/ B5 w- {有些差分线因为结构布局的问题,实在做不到等长,没有办法啊5 q5 b( N( ]( J# _
有时就算空间再多,你也用不到那些多余的空间啊
" B  D& C  ?; F- F一些要求是为了电路更好的效果,而不是为了这个要求而破坏你其他的设计~~~
作者: hj3175418    时间: 2012-9-3 11:50
学习下,不过怎么下不来啊
作者: xiaomujie    时间: 2012-9-3 16:04
学习
作者: muna    时间: 2012-9-17 17:13
nydragon 发表于 2012-6-20 20:37 : T* {% v- {0 G; q# O3 |
。。。我提的问题都是与那个板子有关的呀,怎么能简单的判定为软件操作的问题呢?

9 D9 R* k. a1 y' ?" x{:soso_e100:}
作者: YUANHUI217    时间: 2012-9-21 10:21
may~chen 发表于 2012-8-30 19:46
: |5 I4 n% x  S: P有些差分线因为结构布局的问题,实在做不到等长,没有办法啊6 [9 [( e( Z* X  A" Z$ c2 g+ O: c
有时就算空间再多,你也用不到那些多余的空 ...
+ I+ g) P* |% D/ w
可不可以这样理解,在信号线上直接串电阻和靠走线或制板工艺控制走线的阻抗得到的效果是一样的?因为现在我们的差分线阻抗要求是100OHM可是怎么调整线宽都只能做到70OHM所以我准备在走线上串33OHM的电阻来实现不知这个思想是否正确。还请指教。谢谢!
作者: may~chen    时间: 2012-9-29 09:41
YUANHUI217 发表于 2012-9-21 10:21
5 {  X8 l; K0 X% |8 P) N) n可不可以这样理解,在信号线上直接串电阻和靠走线或制板工艺控制走线的阻抗得到的效果是一样的?因为现在 ...

, N/ }- r& d; u  S2 g$ g+ Z0 s不行,你虽然阻抗一样了,但是线路上的时序还是有问题,串上电阻后会衰减~
作者: YUANHUI217    时间: 2012-9-29 10:32
may~chen 发表于 2012-9-29 09:41
1 o) N* @# v, j$ J5 U% `9 ?不行,你虽然阻抗一样了,但是线路上的时序还是有问题,串上电阻后会衰减~
7 s' v; q4 B1 g- R2 @
了解,因为两种阻抗造成的延时是不同的。那这么说走线上串的电阻作用就很单一了甚至说可有可无。
作者: zhangjinhe    时间: 2012-10-4 21:00
求教。。。。。。。。

UPC1188HLR.rar

68.53 KB, 下载次数: 241, 下载积分: 威望 -5


作者: zhangjinhe    时间: 2012-10-9 18:07
zhangjinhe 发表于 2012-10-4 21:00
6 V. S4 x- M5 Q3 p4 F求教。。。。。。。。
* m+ {9 d% J3 c8 b; ~2 q
版主上传了。。。。。。。

桌面.rar

81.88 KB, 下载次数: 232, 下载积分: 威望 -5


作者: shirly409632889    时间: 2012-10-10 15:02
楼上的布局不一般的乱。
作者: shirly409632889    时间: 2012-10-10 15:18
版主,您好!- s; W5 |$ F7 F8 x) e
      有个疑问,您说"数据线自已等长,地址,控制和时钟等长,都走T型,数据与时钟不用等长,长度不超过1000mil." 其中1000mil 是指走线总长,还是指数据线与时钟线之间误差?
作者: jennyzhu    时间: 2012-10-16 11:33
请帮忙评审。

主板.rar

869.51 KB, 下载次数: 382, 下载积分: 威望 -5


作者: Larry_11844    时间: 2012-10-16 16:56
shirly409632889 发表于 2012-10-10 15:18 * G! Z' T( s8 M1 i! e  b$ J- Z
版主,您好!
5 C3 G* Q2 v' S) _2 y/ P      有个疑问,您说"数据线自已等长,地址,控制和时钟等长,都走T型,数据与时钟不用等长 ...
' ]' {9 _; c4 I0 O9 e& Y
地址线跟数据线不超过1000mil
作者: Larry_11844    时间: 2012-10-16 17:34
本帖最后由 Larry_11844 于 2012-10-16 17:42 编辑 1 Z& z- P  J+ Y
jennyzhu 发表于 2012-10-16 11:33 " q7 \4 e+ I. v$ N8 _) p& V
请帮忙评审。
4 x% K. P( D) l1 r8 {0 C

# s: L& i2 l7 c0 R$ O+ V8 t你好,对你的板子又一点个人的建议,具体内容见附件
7 z# |: e7 v1 e6 [& b补充一下,板子上的过孔,建议你除了bga里面用8/16的,其余地方建议用10/22(10/20)的过孔。
* r2 k: V- [, y2 m整个板子希望你重新布局,大器件不要顶底对贴,这样你的板子上的空间还是比较充足的

SDV1610-MAIN-NTK-V1.0评审建议.rar

503.85 KB, 下载次数: 495, 下载积分: 威望 -5


作者: shirly229    时间: 2012-10-18 11:49
60楼,你的板子我的建议如下:
& P9 i- {% q% R# n* d# @- z$ i1、对于插件上的地信号你可以不走线,因为你有铺铜皮,铜皮会连上的,这样可以省去很多空间- t" U$ G" C3 H( |8 x! l/ @
2、电源线如果是走线最好要包地,你的板子完全有这个空间+ x. \; ^- |6 p2 B( `: m2 z
3、走线可以走直线的,不要走转折,稍微修改一下布局就可以了,走线别走锐角啊
作者: shirly229    时间: 2012-10-18 11:49
4、因为你是两层板多打地孔吧
) `+ O& T* N+ @7 j3 Y2 I4 k; @
作者: ruqin606    时间: 2012-10-25 12:22
的确是学习好资料
作者: jstiger    时间: 2012-10-27 17:54
好资料,多谢。
作者: jiajinkey    时间: 2012-11-8 16:25
shirly409632889 发表于 2012-10-10 15:18
  X" ?8 n- R, F& T5 z# x版主,您好!
4 w3 G$ |2 n& D7 o* v8 `      有个疑问,您说"数据线自已等长,地址,控制和时钟等长,都走T型,数据与时钟不用等长 ...
/ ]7 [, `" j/ Y, z2 B9 A! e# R3 _* r
当然是误差
作者: okele    时间: 2012-12-7 17:38
warmly 发表于 2012-6-17 08:27 6 a- ]3 X: }& q8 e; p3 K
我是版主jimmy的徒弟,这是我对你的"新建文件夹"中1.pcb板子的评审!

/ _5 U# |2 s! d碎铜有什么影响没有啊 ,不是gnd铺的铜能够互相连通就可以了吗
作者: RESET    时间: 2012-12-8 09:41
flywinder 发表于 2012-8-13 08:52 - I: R/ }. W# _+ F+ Q
板子走线很整洁,给了一些自己的建议,你可以参考下
, x% Z4 P4 Q" V( [( h3 u% R
- A  K  v! U+ S; P: ^; `9 p  ~1 l1.3v3网络走线建议加宽
8 p1 Y4 T( F. ]7 P8 M4 C( v
学习了真到位
作者: fuchongfjk    时间: 2012-12-9 13:34
二楼的板子练练手
作者: jimmy    时间: 2012-12-10 08:45
Larry_11844 发表于 2012-10-16 17:34 " R2 I( s& ~6 ~" q
你好,对你的板子又一点个人的建议,具体内容见附件1 e. ?+ [8 L4 T% s
补充一下,板子上的过孔,建议你除了bga里面用8/1 ...
# Y* I% ~6 ?8 N( \
评审意见很中肯。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2