EDA365电子工程师网

标题: 求教S5PV210处理方法 [打印本页]

作者: blue822180    时间: 2012-6-4 09:17
标题: 求教S5PV210处理方法
最近本人绘制一块S5p210的电路板,遇见一些问题想让高手给解答一下:在绘图过程中如果我直接FUNOUT出引脚来连线,芯片靠近内部的连接线无法引出,如果手动打过孔与引脚连接呢,也会出现类似的问题,请问处理过S5P210的童鞋们,帮出出主意
作者: ljc0820    时间: 2012-6-4 11:21
看一下你的规则设置,0.1mm间距和线宽是可以出线的。再看一下BGA下是不是有区域规则。
作者: blue822180    时间: 2012-6-4 11:35
ljc0820 发表于 2012-6-4 11:21
& g* ^" G) G' R/ Y看一下你的规则设置,0.1mm间距和线宽是可以出线的。再看一下BGA下是不是有区域规则。
* t& R* f$ f: W" {0 D) ^
我用的是16-10的过孔,局域规则已经设置了,局部线宽为4MIL
作者: blue822180    时间: 2012-6-4 17:08
谢谢已经找到过孔和线宽线距的解决方法谢谢大家的帮忙
作者: wells    时间: 2013-1-5 19:53
可否说明一下具体如何处理?
作者: 花心刺猬    时间: 2013-1-6 16:49
wells 发表于 2013-1-5 19:53
' T! F, `! x3 M可否说明一下具体如何处理?
+ v4 G* b9 Q3 j% d
S5PV210的PICH是0.65mm的,用16-10的孔,两孔之间要能过线,那就要将线宽和间距规则改小,如果我没记错应该是3mil的线宽和间距!
作者: dsws    时间: 2013-1-6 22:52
本帖最后由 dsws 于 2013-1-6 22:54 编辑
5 a; [. s( W7 ~0 m" s8 m$ x0 N
; [/ q8 g. D2 ?) B供你参考:210带4 ddr2
8 P6 q7 \" N1 E- T+ P) D
# w# Z) J" }: P8/15的通孔,3.5mil孔与孔间距线宽!8层板,3个信号内层,bottom没有布器件!
* @1 m, r+ Q! w5 G6 O1 t" h. B( o

& @( h# E7 o: o
$ j6 d$ V$ Y( n  d' F5 [2 ?
* Q& Q( L* c6 f5 d , ?) u/ w. k6 `( P- j3 T( t6 g

% u0 M6 w- e% Q# H# e 0 A, U, S0 `( z1 A; {: m

% x) u; n$ }! \
5 F& o" ]3 X( g! v$ j
$ c) W5 C( a* Y
作者: winfrey    时间: 2013-3-2 03:14
手头没事,准备布这个板子了
作者: cxt668    时间: 2013-3-3 12:09
画的不错,呵呵!!
作者: liaihua1997    时间: 2013-3-6 14:14
210有五个布线层吗?做的八层板?




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2