EDA365电子工程师网

标题: Protel to Allegro方法详解 [打印本页]

作者: xiebill    时间: 2008-7-5 16:53
标题: Protel to Allegro方法详解
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择Cadence的设计平台和工具。但是,由于没有Protel数据到Cadence数据直接转换工具,长期以来如何将现有的基于Protel平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。
' G3 P2 y0 b2 Z8 `  o  G  在长期实际的基础上,结合现有工具的特点,提供一种将Protel原理图、PCB转化到Cadence平台上的方法。. M0 M' ~3 Y% O/ Z- u3 r

: ~/ S, g4 J/ ]: l0 m3 S1 G1. 使用的工具/ X: y: \" w* U6 p/ i
a) Protel DXP SP2
0 g2 E6 m( j/ T* G5 ?1 _  o+ O. mb) Cadence Design Systems, Inc. Capture CIS
: A( H  ]( Y  M6 U% hc) Cadence Design Systems, Inc. Orcad Layout  V2 N  ~9 C" U0 H, p
d) Cadence Design Systems, Inc. Layout2allegro
1 k$ V, w1 K- U8 v* S$ I2 }e) Cadence Design Systems, Inc. Allegro( `; v  B8 r( M9 m
f) Cadence Design Systems, Inc. Specctra
* V  N# X# P, C2 B/ [. C; e# Z- F" M; k- p5 G  B7 u# z; j4 L& d
2. Protel 原理图到Cadence Design Systems, Inc. Capture CIS& L+ _  O: p9 V4 D+ p) {% }
在Protel原理图的转化上我们可以利用Protel DXP SP2的新功能来实现。通过这一功能我们可以直接将Protel的原理图转化到Capture CIS中。
6 x! i, Z5 f  X, v6 W* A这里,我们仅提出几点通过实践总结出来的注意事项。9 Z* U; S" S* e' u' U$ g/ x1 w

$ V2 M1 t' x- z" t% V8 |1) Protel DXP在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。在添加封装信息时要注意保持与Protel PCB设计中的封装一致性,以及Cadence在封装命名上的限制。例如一个电阻,在Protel中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在Protel中为DB9RA/F,将会被改为DB9RAF。因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。, I# @1 p5 F3 T: t0 m, j" s/ v/ t( |

% k2 f2 o+ Q' [3 @" E2) 一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在Capture中使用库编辑的方法添加上来。通常易丢失管脚号的器件时电阻电容等离散器件。
' z! k8 ^, S6 K  l7 I9 o8 o8 e" T; \* M' i/ l- k( b# v
3) 在层次化设计中,模块之间连接的总线需要在Capture中命名。即使在Protel中已经在父设计中对这样的总线命名了,还是要在Capture中重新来过,以确保连接。4 L" @( a% o" y% ?. C# l

* O/ C5 {& g; A" v9 U6 V7 w4) 对于一个封装中有多个部分的器件,要注意修改其位号。例如一个74ls00,在protel中使用其中的两个门,位号为U8A,U8B。这样的信息在转化中会丢失,需要重新添加。
* C& r8 \9 B/ W0 Z& Z( Z基本上注意到上述几点,借助Protel DXP,我们就可以将Protel的原理图转化到Capture中。进一步推广,这也为现有的Protel原理图符号库转化到Capture提供了一个途径。+ J* c# G7 K9 b) A& h( t$ u3 W- a( Q

! d, x$ r3 B, x& ?; d3. Protel 封装库的转化
2 P2 s6 M$ k) Q9 s, v长期使用Protel作PCB设计,我们总会积累一个庞大的经过实践检验的Protel封装库,当设计平台转换时,如何保留这个封装库总是令人头痛。这里,我们将使用Orcad Layout,和免费的Cadence工具Layout2allegro来完成这项工作。- @9 q$ k" Q, M  |

# p  M! W1 {: \2 K5 w( G1) 在Protel中将PCB封装放置到一张空的PCB中,并将这个PCB文件用Protel PCB 2.8 ASCII的格式输出出来;1 P" o6 `' [/ `. }
2) 使用Orcad Layout导入这个Protel PCB 2.8 ASCII文件;
* n6 {. W1 f  [0 f; k3) 使用Layout2allegro将生成的Layout MAX文件转化为Allegro的BRD文件;8 f) W+ x8 L1 B- {9 d+ y, G; s1 J
4) 接下来,我们使用Allegro的Export功能将封装库,焊盘库输出出来,就完成了Protel封装库到Allegro转化。1 f3 Y8 P/ M- S6 y  ]1 r
: x7 a5 v* F1 E; W4 U9 h4 i# T
4. Protel PCB到Allegro的转化
" A' h: V. s" i# `有了前面两步的基础,我们就可以进行Protel PCB到Allegro的转化了。这个转化过程更确切的说是一个设计重现过程,我们将在Allegro中重现Protel PCB的布局和布线。9 T4 x. c9 W6 e" g4 }# ?
! n, q: C, U6 t7 |$ {- O! P
1) 将第二步Capture生成的Allegro格式的网表传递到Allegro BRD中,作为我们重现工作的起点;
; ?6 p' t) ]4 F2) 首先,我们要重现器件布局。在Protel中输出Place & Pick文件,这个文件中包含了完整的器件位置,旋转角度和放置层的信息。我们通过简单的手工修改,就可以将它转化为Allegro的Placement文件。在Allegro中导入这个Placement文件,我们就可以得到布局了。
* v& u9 M2 i2 K5 o$ ^! y3) 布线信息的恢复,要使用Specctra作为桥梁。首先,从Protel中输出包含布线信息的Specctra DSN文件。对于这个DSN文件我们要注意以下2点:
, I! p2 W" s* K" s9 V4 E  \+ e! O4) Protel中的层命名与Allegro中有所区别,要注意使用文本编辑器作适当的修改,例如Protel中顶层底层分别为Toplayer和Bottomlayer,而在Allegro中这两层曾称为TOP和BOTTOM;/ J: r: H, o( k4 H
5) 注意在Specctra中查看过孔的定义,并添加到Allegro的规则中。在allegro中定义过孔从Specctra中输出布线信息,可以使用session, wires, 和route文件,建议使用route文件,然后将布线信息导入到我们以及重现布局的Allegro PCB中,就完成了我们从Protel PCB到Allegro BRD的转化工作。
9 C2 \8 C) A" Z" N) ~' uProtel到Allegro转化的方法1 t- M7 W/ o8 p  Y3 k  b

9 \, f) x- E( x1 ^; k" T. V5 L当今IT产业的发展日新月异,对硬件设备的要求也越来越高,硬件设计师们面临如何设计高速高密度PCB的难题。常言道,工欲善其事,必先利其器,这也是越来越多的设计师放弃低端的PCB设计工具,进而选择Cadence等公司提供的高性能PCB EDA软件的原因。 " e: W5 ~9 y2 |
  但是这种变革必然会带来这样或那样的问题。由于接触和使用较早等原因,国内的Protel用户为数众多,他们在选择Cadence高速PCB解决方案的同时,都面临着如何将手头的Protel设计移植到Cadence PCB设计软件中的问题。- A' Q* r2 c: H$ q1 {( l
  在这个过程当中碰到的问题大致可分为两种:一是设计不很复杂,设计师只想借助Cadence CCT的强大自动布线功能完成布线工作;二是设计复杂,设计师需要借助信噪分析工具来对设计进行信噪仿真,设置线网的布线拓扑结构等工作。. M6 ]) g" {5 }  o9 ~, ^+ W
  对于第一种情况,要做的转化工作比较简单,可以使用Protel或Cadence提供的Protel到CCT的转换工具来完成这一工作。对于第二种情况,要做的工作相对复杂一些,下面将这种转化的方法作一简单的介绍。
- O7 F) E3 `% H/ s. l% s  Cadence信噪分析工具的分析对象是Cadence Allegro的brd文件,而Allegro可以读入合乎其要求的第三方网表,Protel输出的Telexis格式的网表满足Allegro对第三方网表的要求,这样就可以将Protel文件注入Allegro。% O1 ?( c' R* `5 l$ C: k
  这里有两点请读者注意。首先,Allegro第三方网表在$PACKAGE段不允许有“.”;其次,在Protel中,我们用BasName[0:N]的形式表示总线,用BasName[x]表示总线中的一根信号,Allegro第三方网表中总线中的一根信号的表示形式为Bas NameX,读者可以通过直接修改Protel输出的Telexis网表的方法解决这些问题。
3 Z3 @; x6 X/ O! n' C) b! b' Y  Allegro在注入第三方网表时还需要每种类型器件的设备描述文件Device.txt文件,它的格式如下:
9 U1 n' u  Q8 {+ hPackage: package type# e$ k) h  f& q3 t( ?, E
Class: classtype) m# y# u$ d! f/ P+ V
Pincount: total pinnumber
, B% h4 O- d3 s* L- }3 lPinused: ...+ s& m$ }* v$ c; v
  其中常用的是PACKAGE,CLASS,PINCOUNT这几项。PACKAGE描述了器件的封装,但Allegro在注入网表时会用网表中的PACKAGE项而忽略设备描述文件中的这一项。CLASS确定器件的类型,以便信噪分折,Cadence将器件分为IC,IO,DISCRETE三类。PINCOUNT说明器件的管脚数目。对于大多数器件,Device.txt文件中包含有这三项就足够了。8 z9 M: P# o# `8 i
  有了第三方网表和设备描述文件,我们就可以将Protel中原理图设计以网表的形式代入到Cadence PCB设计软件中,接下来,设计师就可以借助Cadence PCB软件在高速高密度PCB设计方面的强大功能完成自己的设计。
3 x4 B' ]/ h, @) o7 h! F% ?  如果已经在Protel作了PCB布局的工作,Allegro的script功能可以将Protel中的布局在Allegro中重现出来。在Protel中,设计师可以输出一个Place & Pick文件,这个文件中包含了每个器件的位置、旋转角度和放在PCB顶层还是底层等信息,可以通过这个文件很方便的生成一个Allegro的script文件,在Allegro中执行这个script就能够重现Protel中的布局了,下面给出了完成Place & Pick文件到Allegro Script文件转化的C++代码,笔者使用这段代码,仅用了数分钟就将一个用户有800多个器件的PCB板布局在Allegro重现出来。5 ], l( k. p: o
FILE *fp1, *fp2;0 k( d. `; z4 x7 t$ f; g
::AfxMessageBox("hello");* p6 D4 E5 ^" u* h+ P( F0 `7 f# r
fp1=fopen("pick.txt", "rt");# A  p6 [; r! o4 f- S
if (fp1==NULL) ::AfxMessageBox("Can not open the file!!!");
+ d, L! }" i8 f* k4 yfp2=fopen("place.txt","wt");4 E, @0 T9 N( l- _6 [
if (fp2==NULL) ::AfxMessageBox("Can not create the file!!!");
+ T9 j4 L4 H6 ~1 \- A( pchar refdes[5], Pattern[5];
: G7 ~; J# c" i# ufloat midx,midy,refx,refy,padx,pady,rotation;8 ]( j+ ]& W+ L& I
char tb[1];
: N" p, l0 C% t; z) @char tmp='"';' o  I/ L  k* I1 `2 o/ N
fprintf(fp2,"%s\n", "# Allegro script");
! w' b8 w, l( u/ j( X% Rfprintf(fp2,"%s\n", "version 13.6");
7 r$ d2 S7 c% O! P5 ]0 c' Mfprintf(fp2,"%s\n", "place refdes");, B( X$ B9 _& U
while (!feof(fp1)) {/ f) C  b5 F" l+ G4 L( u- p
fscanf(fp1,"%s", refdes);
& g7 Q4 C. q7 `4 Lfscanf(fp1,"%s", Pattern);2 s7 u9 s" h$ z
fscanf(fp1,"%f", &midx);. |5 C" R- ^$ z1 \+ L; y" N7 r
fscanf(fp1,"%f", &midy);" ~& Z. s- v" g/ Y( f' G1 }% e" Q  H
fscanf(fp1,"%f", &refx);6 f( i# K9 S% s6 d9 m
fscanf(fp1,"%f", &refy);
4 J8 k& Q2 F- {. ]" e7 Ffscanf(fp1,"%f", &padx);! g' [1 h( k: P" `
fscanf(fp1,"%f", &pady);
9 Y" \& c: C6 c6 {fscanf(fp1,"%s", tb);
4 O  e+ \6 t, e. |4 X9 Ofscanf(fp1,"%f", &rotation);
* L/ C4 d; O" H  \' b8 bfprintf(fp2, "fillin %c%s%c \n",tmp,refdes,tmp);
2 S0 {  o# K2 q) I+ yif (rotation!=0) {! b- C  B$ h+ Y" e& G$ `5 \
fprintf(fp2, "rotate\n");5 X, Q; p7 ^, ~4 T
fprintf(fp2, "iangle %f\n", rotation);& [* w$ n7 j. f$ [% O: A/ V
};. y4 `. c9 S& h
char yy=tb[0];# m$ ]3 _. T1 K) W4 {+ {4 f
if (yy!='T') fprintf(fp2, "pop mirror\n");1 c% `) Z9 F2 M6 c: ~" T2 c; k& h
fprintf(fp2, "pick %f %f \n", padx,pady);
5 L! r5 n; _3 J* ^. Xfprintf(fp2, "next \n");
5 B: i( t3 m: a2 F( U/ `( D};
5 Z& }& Q# R; J# v  afprintf(fp2, "done");
; V) M/ O0 \# r% Wfclose(fp1);
0 x9 P5 |+ C$ g, s; ^fclose(fp2);
( J3 a. ]! a7 `$ P" W& L7 ]希望能对读者的设计工作有所帮助。
作者: roger1979    时间: 2008-7-7 18:14
提示: 作者被禁止或删除 内容自动屏蔽
作者: yaoxinhua007    时间: 2008-7-9 09:31
PCB设计的软件太多了
作者: yjgyiysbcc    时间: 2008-7-10 12:36
标题:
如果只有一家的话那我们就买不起了,也用不起了,
: w1 `) y) [" E3 t总得有竟争的
作者: daoen518    时间: 2009-8-5 10:58
Protel 封装库的转化中protel to allegro的软件打开没反应的,转化不了啊。我弄了好久,那软件不行。谁弄过啊
作者: psi2009    时间: 2009-8-7 11:20
这个方法不错,不知道有没有试验过的兄弟,效果如何
作者: lhb    时间: 2009-8-10 19:58
太麻烦了!!!
作者: newolf20000    时间: 2009-8-11 16:17
太麻烦了,而且容易出些不易察觉的小错误,还不如重新画一遍呢,顺便熟悉以下,练练手.
作者: scott    时间: 2009-8-12 09:08
是啊,太麻烦了。
作者: rx_78gp02a    时间: 2009-8-13 10:11
是我的话先把protel转pads再转allegro
作者: laogan    时间: 2009-8-13 18:34
是呀我也感觉到过于麻烦了
作者: lucy_lala2009    时间: 2009-9-22 11:47
是呀感觉上是过于麻烦了,要是有不用对原理图操作直接导PCB的方法就好了。
作者: jinsihu2005    时间: 2009-9-22 14:38
1# xiebill
# @3 ?  h3 u# A! {! @: S' z7 H! y7 b* S- a' j; W( ^% d
楼主知不知道有没有ORCAD原理图转protel的软件啊,知道的话告诉我一声,感谢了。
作者: 懒散的虫子    时间: 2009-9-24 10:08
好复杂啊
作者: leemy    时间: 2009-10-9 11:08
看着都好复杂啊
作者: 时之道标    时间: 2009-10-21 19:53
我现在单位里 就我一个用CADENCE画板子....其他的人的原理图和板子都是PROTEL系列的东西画的....我的上帝...每当别人一拍我肩膀~~兄弟..帮忙改个板子.....我的这个无语啊
作者: rose    时间: 2009-12-15 11:03
有没有PADS to allegror的方法详解呢?
作者: scofiled    时间: 2009-12-18 20:25
是不是用于 Altium designer 到 Allegro呢?
作者: sasa3302    时间: 2010-1-6 21:18
望而却步啊,好多
作者: hy3344179    时间: 2010-1-14 23:30
楼主知不知道有没有ORCAD原理图转protel的软件啊,知道的话告诉我一声,感谢了。
作者: q_ping521    时间: 2011-11-23 21:43
很复杂啊,一看头都大了. _7 Y! W, {# v" s9 I0 m6 `( @

作者: wuqishengli    时间: 2011-11-24 10:36
学习,学习啊.....




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2