EDA365电子工程师网

标题: 反射···· [打印本页]

作者: wenjiwei    时间: 2012-3-21 13:31
标题: 反射····
本帖最后由 wenjiwei 于 2012-11-27 15:30 编辑
2 F6 R+ V7 N$ r8 I9 v4 P  ]
# v7 o' X- ~# K- n$ c/ q# xshg_zhou版主说了特性阻抗,我就根据我自己的理解说说反射吧,不对的地方,还请大家赐教+ E* k# u! G+ y
9 a: W& e  R2 _' p: w7 V8 X
反射是引起SI的一个最基本因素,无论在何处,只要传输线的阻抗发生了改变,此时信号便会产生反射,同时信号也会失真。那么信号为什么会产生反射呢,下面通过一个简单的例子来讨论反射机理。
5 d4 [: J  J5 U& q- m( T
% O9 A  k, u0 L7 J% Y$ z# B1 H( \' ]
4 ]' [/ d; g# ]& d1 J图 简单的传输线模型* y3 `4 O+ e) F, s5 |
图所示的是两不同宽度的传输线S1和S2,P1是大面积铺铜来作为返回路径,S1比较宽,S2较窄,很明显在S1和S2的交接处出现了阻抗不连续,容易得出RS1 <RS2 ,由于电压和电流一定是连续的(否则便会产生一个无限大的电场或磁场,这是不可能发生的),所以交界面两端的电压和电流是相等的。所以如图,交界面的电压电流相等的条件是:V入射+ V反射= V传输,I入射+ I反射= I传输,由V入射/I入射=RS1 ,V反射/I反射=RS1 ,V传输/I传输=RS2,由此得出反射系数 ,传输系数 ,由反射系数的表达式可以得出:当RS1和RS2相等时,反射系数为零,即无反射。这便需要添加阻抗进行阻抗补偿—阻抗匹配。常见又L匹配、T匹配和Pi匹配等。当传输线的时延TD>信号上升时间的20%时,通常需要考虑进行端接阻抗匹配。同样为了减小传输线的反射,在布线的拐角应尽量的平滑,也可使用端接等减小反射9 ]/ i+ _; y$ t1 M3 a3 m

0 n) ]! _. d) a  u: c# f7 b1 U/ z( B6 q9 `http://www.doc88.com/p-99438291414.html
3 @2 w5 a( S  M上面的链接的文章详尽的介绍了史密斯阻抗圆图的基本原理和阻抗匹配的原理,并结合RF实例说明了利用史密斯圆图做阻抗匹配的方法,没有书籍的、感兴趣的可以看看···9 B' h. p; X# h; L3 }4 V) Q! ^& J5 }
知道相关原理再进行设计仿真,这样得出的结果才能值得信赖······
( I; o+ F/ s% R/ ?1 Q
作者: shg_zhou    时间: 2012-3-22 19:55
反射的出现,是因为整个链路的阻抗不匹配,所以speed2000软件中,还有一个阻抗连续性检查。这样可以检查板卡上的layout是否完全满足阻抗要求。尽可能降低信号的反射。提高信号质量。
作者: lx_1003    时间: 2012-8-5 16:58
阻抗匹配了就没有反射了
作者: wenjiwei    时间: 2012-9-18 15:14
本帖最后由 wenjiwei 于 2012-9-18 15:22 编辑
" `& E" m  G: v
lx_1003 发表于 2012-8-5 16:58 1 R" s% B4 `6 B: c5 }  D
阻抗匹配了就没有反射了
$ S" r. W) u: j9 Z
( O+ Q0 k$ A2 N! p0 O6 D4 Q
这个本来就是纯理论的东西,实际做起来,不可能就这么的简单考虑,就如SI仿真时要考虑PI问题,考虑各种谐振、电源因素等等等···但是个人觉得纯理论虽然比较的“单调”,但是也得知道点,应该是····{:soso_e100:} ,实践是检验真理的唯一标准,但我们得有“真理”去让实践检验的啊,呵呵呵···




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2