EDA365电子工程师网
标题:
传导抗扰度的对策
[打印本页]
作者:
tinux
时间:
2012-3-5 16:19
标题:
传导抗扰度的对策
本帖最后由 tinux 于 2012-3-5 16:27 编辑
2 Z! ?6 O9 N& @, a# s2 p
6 M: m2 | p& [; ~$ L
请教大家,有个产品总是过不了传导抗扰度,干扰信号从pcb左侧4端子注入,强度10V 在10-20MHz时失败,大家帮忙分析分析。
: j( M9 k/ h( [% `$ x+ g
PCB已经更改很多次了,现在我毫无头绪。
111.GIF
(32.06 KB, 下载次数: 11)
下载附件
保存到相册
2012-3-5 16:18 上传
作者:
tinux
时间:
2012-3-5 16:37
4端口外接信号线,传导干扰用耦合夹耦合干扰信号,系统出现紊乱。
作者:
CBOBO
时间:
2012-3-9 22:18
输入端应加磁珠,对地加一小电容。最好是铺完整的地,不要画地线走线
. L& h7 ]. H3 R: S0 Q2 Q+ n( B
作者:
化二为一
时间:
2012-3-10 21:05
(1)在四根线上同时串联一个大磁环;
0 D) ]" n$ e0 w4 U
(2)使用屏蔽线缆,将屏蔽层接机壳
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2