EDA365电子工程师网

标题: ORCAD 生成网络表出错 [打印本页]

作者: jiecket    时间: 2011-12-24 13:44
标题: ORCAD 生成网络表出错
本帖最后由 jiecket 于 2011-12-24 16:27 编辑 $ T( e8 s. }2 {: g  o' i9 x
3 f4 |/ O4 X' i, N/ d7 Z
yh\allegro/pstxnet.dat" b+ W4 C7 Q! O) J: q
ERROR(SPCODD-413): / ]1 g' |) d7 `! D) _* ?& K
                        Error at line 6167 in file i:\yh\allegro/pstxnet.dat. Reference designators inconsistent in xprt and xnet files. Reference Designator in xprt file: TP3. Reference Designator in xnet file: TP5. Schematic Instance imax53_mainboard.\main board\(sch_1):i173499@imax53.\test pad.normal\(chips) (MODULE: IMAX53_MAINBOARD; PART: TEST PAD).% s3 H. u9 q8 R& |8 y" W) p
( C5 d" j5 h' j9 P/ ?- D
ERROR(SPCODD-383): Error at line 6167 in file i:\yh\allegro/pstxnet.dat. Error loading the net list file
' I" t0 |1 h+ H# N8 `* e8 F8 {7 R; o" {, n2 W8 t; [7 Y8 e
#27 ERROR(ORCAP-36026): Unable to read logical netlist data.! m* w; D. o% |" ?6 Q
5 M, s7 |# v. ]% ~+ ~1 `
Exiting... "D:\Cadence\SPB_16.5\tools\capture\pstswp.exe" -pst -d "i:\yh\imax53_mainboard.dsn" -n "i:\yh\allegro" -c "D:\Cadence\SPB_16.5\tools\capture\allegro.cfg" -v 3   -l 31 -s "" -j "CB Footprint" -hpath "HPathForCollision"- Q% _: y3 c7 n$ |8 q& u
INFO(ORCAP-32005): *** Done ***6 \' G$ F; U) _! i0 u

1 n8 _8 J: _) @! H( A$ m. S4 N/ {
3 H- R4 \) N( s' i原来的没有问题,就这周五我把14PIN的JTAG接口改成 20PIN之后突然出现这个错误,无法生成网络表,没改之前的也是出现这个问题,有没有哪位解答下
  y) j3 r5 Q" p9 D; M# ]% v
作者: chenyuanzhi1989    时间: 2012-10-23 14:39
问题解决了吗?我现在也遇到相似的问题,请指教!




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2