EDA365电子工程师网

标题: Mentor Graphics QuestaSim 6.3f 验证工具(跑在win平台上广泛被使用的好仿真器) [打印本页]

作者: mengzhuhao    时间: 2008-6-25 17:20
标题: Mentor Graphics QuestaSim 6.3f 验证工具(跑在win平台上广泛被使用的好仿真器)
Mentor Graphics QuestaSim 6.3f 验证工具QuestaSim是第一个基于标准的单核验证引擎,集成了一个HDL模拟器,一个约束求解器,一个判断引擎,功能覆盖,以及一个通用的用户界面。; E' i; ?1 ?$ q) g. H
Mentor Graphics新产品Questa突破设计验证障碍 * h4 O3 K0 R) d
支持SystemVerilog、VHDL、PSL以及SystemC
8 H0 Y0 k5 r) S! Q" P, n; T. S  u5 H  x
Mentor Graphics宣布将推出Questa验证产品系列,这些新型验证工具支持测试平台自动化 (testbench automation)、覆盖率驱动式验证 (Coverage-Driven Verification,CDV)、以断言为基础的验证 (Assertion-Based Verification,ABV) 和事务级建模 (Transaction-Level Modeling,TLM)。 3 ?: N3 [/ l. I

: N% K" @; l6 m' I* w! g- M新产品线目前包含两套产品,分别是Questa SystemVerilog以及Questa Advanced Functional Verification (AFV),它们都采用最新的QuestaSim验证技术。QuestaSim是第一个以标准为基础的单内核验证引擎,内建硬件描述语言 (HDL) 仿真器、约束条件解算器 (constraint solver)、assertion引擎、功能涵盖率分析和一组共同的使用者界面。
# g+ p" j' k! K7 u. k
7 c, F1 |$ P' E0 g! A; F. a2 |「所有调查都指出验证仍是设计周期的主要瓶颈,业界显然必须采用新验证方法,才有可能突破这个瓶颈。」Mentor Graphics副总裁暨设计验证与测试部门总经理Robert Hum表示,「随着Questa推出,设计人员将能使用最新的语言标准和方法,不但让他们更快找出更多错误,还会提高验证生产力。」
* ^7 R$ s6 h( B. l. G' L
  {6 k0 f0 o& T7 y新验证方法需要标准
; {) }; _$ ^% h5 ]4 D过去两年里,数种新验证语言已完成标准化,例如SystemVerilog、SystemC和PSL,这些验证语言的出现使设计团队得以改用CDV、ABV或TLM等新验证方法,避免被专属语言或解决方案绑住的风险。
& s! u! w' q& ?4 q6 \/ @  Y* M# ~) \1 j% }! c/ t
Sunburst Design总裁和Verilog及SystemVerilog产业专家Cliff Cummings表示:「我们认为SystemVerilog非常重要,它是系统级验证的主要标准,使得许多验证方法都能用于整个设计流程。我们相信Mentor的Questa解决方案将会扩大SystemVerilog在先进验证方面的应用。」 + |5 e) W6 O' {1 T) d# P
8 Z& D3 n+ b! H8 D, j

0 W( i# B- ~4 w2 b3 eQuesta SystemVerilog带领Verilog设计人员迈向未来
7 P$ w" N6 H' r& t- kQuesta SystemVerilog把IEEE P1800 SystemVerilog新标准的多个重要部份整合至一套单核心验证解决方案,这包括设计建构元素 (design constructs)、测试平台建构元素 (testbench constructs)、assertions以及直接编程界面 (Direct Programming Interface),Verilog使用者现能运用以标准为基础的多种新验证方法,确保未来的重复使用和设计的可移植性。这套整合式解决方案的效能和除错能力都远胜过使用者目前必须自行组合的多工具、多语言解决方案。
2 j6 L# }+ p" D! [; V, }- _& _7 z, T8 \
Questa AFV提供真正的混合语言验证
5 L4 }+ F0 h$ w3 W1 ]: \! KQuesta AFV是以混合语言流程 (mixed language flow) 为目标的单核心验证解决方案,它同时支持SystemVerilog、VHDL、PSL和SystemC,使设计人员能够选择最合适的语言。除此之外,与SystemVerilog验证能力的紧密连结,并将其用于受限随机 (constrained-random) 测试平台的产生以及功能覆盖率的验证也对VHDL使用者大有好处。
) X- Y: C0 M7 z/ Y4 W' B
2 `) o, h' U' i: N$ n0 |$ Y可扩展式验证和其它Mentor Graphics技术 3 {* [, \; q% w% s/ k8 e3 u7 m+ T
Questa是Mentor Graphics Scalable Verification解决方案产品线的最新产品,Questa AFV以及Questa SystemVerilog则是该系列首批推出的最新验证解决方案。Questa产品可与现有的Mentor Graphics产品整合,为特定方法提供量身定制的解决方案,ModelSim®使用者可透过外挂选项轻松增加Questa功能。9 b' n9 O3 ]+ K2 I
1 ~( ]2 B/ I9 {! q& p/ F
[ Last edited by mengzhuhao at 2008-6-25 17:23 ]




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2