EDA365电子工程师网

标题: 求教有关电源电路电容的问题 [打印本页]

作者: 冰封苍狼    时间: 2011-11-28 09:15
标题: 求教有关电源电路电容的问题
数字电路的电源电路设计中,供电原件(如:LP3982)一侧并联了许多电容,有0.01μF和0.1μF等,以及有极性和无极性的,请问这些电容有什么作用?电容的大小选择有什么讲究以及在PCB板布线时大概怎么放置。本人想画个CPLD开发板,但是不知道电源电路的这些电容的意义,求解!谢谢各位大侠!
作者: 冰封苍狼    时间: 2011-11-28 14:33
顶啊,顶上去~~~~~
作者: 225631    时间: 2011-11-28 16:57
电容有无极性和有极性的,一般无极性的比较好。你说的0.1UF,0.01uf这些电容有的是滤波,有的是退耦,有的是AC耦合。你说的是一个大的0.1UF和更小的并联是滤波的,小的虑高频,大的虑低频。至于退偶,有两种解释,一个是为了储能,一个是滤波。
作者: 冰封苍狼    时间: 2011-11-29 16:34
225631 发表于 2011-11-28 16:57 " x/ L- j3 R9 m5 |) ~7 r
电容有无极性和有极性的,一般无极性的比较好。你说的0.1UF,0.01uf这些电容有的是滤波,有的是退耦,有的是 ...

5 n( d& d8 ~' f7 J. m, j: y谢谢!请问,在进行PCB设计时,电容怎么放置?是CPLD的每个bank的电源引脚都要接一个电容么?
作者: 225631    时间: 2011-11-29 17:36
说是这样说的,不过具体看你的空间了,还有就是如果CPLD多的话,在几个CPLD之间放置一个电解电容
作者: 冰封苍狼    时间: 2011-12-5 11:40
225631 发表于 2011-11-29 17:36
5 i$ ]- n; K5 a4 S- o说是这样说的,不过具体看你的空间了,还有就是如果CPLD多的话,在几个CPLD之间放置一个电解电容

6 N& U8 f- ?7 p+ ], {% {( i谢谢{:soso_e179:}
作者: 天涯孤客    时间: 2011-12-9 12:10
{:soso_e179:}
作者: hongcheng    时间: 2012-2-7 11:03
学习了、高手!
作者: hanxiaojing    时间: 2012-2-16 22:21
学习了,正在学习这部分。
作者: andy.wei    时间: 2012-3-5 15:08
我们家电子工程师说电容摆放的顺序是这样的,就是按照电流的流向,电流总是先经过大电容再经过小电容的,你可以参考一下
作者: babadashagua    时间: 2012-3-5 23:35
正在学习,谢谢各位
作者: ninghao23    时间: 2012-3-15 20:44
顶10楼,按电流方向,先大后小,至于bank的电源引脚,最好每个引脚都放一个。。。
作者: hidy    时间: 2012-4-12 18:49
解释得很棒·~~
作者: zqlhit    时间: 2012-4-22 19:33
PI问题,建议看于博士的文章。
作者: ganhaixi    时间: 2012-4-29 10:17

作者: HCX小胡    时间: 2012-5-5 09:39

作者: Cyliang    时间: 2013-8-3 15:48
按电流方向,先大后小,学习了~~
作者: rogetxu    时间: 2013-8-4 14:24
225631 发表于 2011-11-28 16:57 ; G: ~% x! s* ?
电容有无极性和有极性的,一般无极性的比较好。你说的0.1UF,0.01uf这些电容有的是滤波,有的是退耦,有的是 ...
! W" F3 c5 O- i1 \* k' n8 U* ?
在高频滤波中, 并联后的谐振电容阻抗比任一单个电容的大。
作者: 风中学子    时间: 2013-12-6 18:00
学习一下~~~~~~~~~
作者: liny123    时间: 2013-12-11 13:24
放很多电容是减少电容带来的阻搞, 电容的容量选择跟你IC工作的频率有关,作用是去耦和滤波。
作者: 蓝风紫心    时间: 2014-2-10 12:24
顶上去~~~~~




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2