EDA365电子工程师网

标题: 这样的差分线走线可以吗?求高手解答 [打印本页]

作者: pontiff    时间: 2011-10-17 10:35
标题: 这样的差分线走线可以吗?求高手解答
如图:
7 t4 ~( W9 g; w& |1 `  F6 g, Z  q: J2 u, J* C4 C/ \' E
2 C! A; [, o- [) R7 ~; }' B

5 h9 w- i$ r9 i. O
+ j$ x! [$ F/ X  P: [4 r
7 @% O4 ]! ?4 ]9 G! {- A$ T本人PCB经验比较少,看到layout画成这样,感觉不太好。
/ \& d  U: a! u( D" M. A是不是阻抗变化什么的有些问题,不是很明了,只好请教高手了
作者: WANGHUI6KISS    时间: 2011-10-17 11:14
差分线尽量少打孔,走线不要交叉,包地过孔要均匀
作者: pontiff    时间: 2011-10-17 12:17
我主要想知道这样经过过孔后再小角度走线是否可以?会不会有阻抗不连续的影响,这样对板子的影响到底有多大。
0 R' N; ^5 Y7 \" T9 C还要差分线走线应该是等长第一吧,除此之外还要注意什么,那些规则是必须遵守,那些是次要的。
作者: jimmy    时间: 2011-10-17 13:32
本帖最后由 jimmy 于 2011-10-17 13:36 编辑
3 o6 G6 p6 p  S7 Y) V% G* z$ S0 B- k( o6 ^, @# @# y, m
走线要等宽等距,尽量减少不耦合的地方* z& B$ m4 J! c* S$ b' W* b/ g9 X
# g% P& q. u$ V8 ~& i5 D
一对差分线之间最好做等长,误差5mil以内.
% C8 ~3 S$ B) \6 U$ m; ]
: o9 B8 S# \) V9 X- x; G与其他信号线要拉大间距,最好是20mil以上.3 p$ z/ J3 z4 d

& X+ @7 ^! N  a* y




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2