EDA365电子工程师网

标题: DDR2源端端接电阻,阻抗匹配,板子加工 [打印本页]

作者: congbupt    时间: 2011-9-23 17:07
标题: DDR2源端端接电阻,阻抗匹配,板子加工
本帖最后由 congbupt 于 2011-9-23 17:09 编辑
# |" f: T. {4 T; i# p+ {+ I0 |, d$ Y& m% l* z1 |. y
小弟有个关于DDR2阻抗匹配的问题,想请教做板子的大牛。大家都知道,做DDR2的时候都加个源端端接电阻,通常有22欧或33欧的,这个根据仿真确定的。目前我见到两种形式,有点疑问,还请有经验的大神指导啊:5 u" R+ z* Q% \: C; b. h5 M
1 u2 v/ i1 y6 |' X
1、见过没有加源端端接电阻的,他们说在加工板子的时候,让加工厂对单端线进行调整了,做成了50欧的匹配,这种方法可行吗?) }/ V; c! f% M+ z( W* y/ o4 [" J" [
0 {0 f$ {" s7 u8 g: c0 |; E" k

* C& H; s+ {3 K/ i0 A7 r5 t2、更常见的是加上远端端接电阻,那么以后加工板子的时候,单端线的阻抗还要匹配成50欧吗?就是要不要让工厂对这个线做50欧的匹配;
9 C! i3 L* V2 e, m
# d7 H' Z% A5 ~4 x5 t
7 y' C8 e2 `* W! C* E板子的整体阻抗50欧。
作者: congbupt    时间: 2011-9-26 11:20
没有人吗?自己顶一下,求高手!
作者: Ronny    时间: 2011-9-26 16:07
帮顶。。。
作者: kingreat    时间: 2012-12-28 09:29
帮顶
作者: yidanshuxuexi    时间: 2013-5-20 21:59
帮顶。
作者: forever_2080    时间: 2013-5-20 22:04
1. 方法可行
( |/ K) @. V5 F! P2.单端线的阻抗要做成50欧
作者: congbupt    时间: 2013-6-3 10:51
forever_2080 发表于 2013-5-20 22:04
0 U* [& i( [* w* b6 ]! A: i1. 方法可行# @% z# |1 W- a- F6 m  j
2.单端线的阻抗要做成50欧

, \4 b3 |% u) a$ l* a' S那么1、2的区别在哪?




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2