找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1099|回复: 5
打印 上一主题 下一主题

请教在做封装时遇到的奇怪问题。

[复制链接]

37

主题

810

帖子

5978

积分

五级会员(50)

Rank: 5

积分
5978
跳转到指定楼层
1#
发表于 2011-9-4 10:30 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
做一个IC封装,IC底下有热盘。所以理所当然的在下边放过孔。PLACE FILL。。一路下来,没问题。6 x$ {& e9 a. _6 [8 T
但是导入PCB后。发现这个底盘没与其它网络相接。又要去取消LOCK PRIMITIVES后再一个一个的选择网络。4 P) V& m4 ?5 |4 D

  d5 [! Q: V+ I+ v; K9 C另外在做开关电源的共模线圈时,底下有一个四个尖端放电端。是用PLACE TRACE画的那种尖尖。导入到PCB中后也是一大片绿绿。我是用很多线才画成这个尖尖的。最消掉元件的LOCK PRIMITIVES后发现,这些线没有网络。而且线很多一个一个的加网络黄花菜都凉了。那只得重新画封装,此时不放TRACE。放FILL。再导入到PCB中把这些FILL改网络。
+ v1 V6 a  |6 |# F% f, T请问有什么解决方法呢。
$ f2 l3 k/ ~$ ]! h8 m) A% T$ _, ]1 ^" W
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

45

主题

821

帖子

2831

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2831
2#
发表于 2011-9-4 16:23 | 只看该作者
第一个问题,不要放fill,用顶层方形焊盘。
8 K& w9 O, v  h' B# z& ]  W第二个问题我还没看懂,还没见过这种元件。放个图看看?

15

主题

1136

帖子

6571

积分

EDA365版主(50)

Rank: 5

积分
6571
3#
发表于 2011-9-4 18:27 | 只看该作者
本帖最后由 wanghanq 于 2011-9-5 16:16 编辑
* v0 J- F( Z. p9 H' ^% U
开关电源的共模线圈时,底下有一个四个尖端放电端

. _+ @+ m: R  N5 m
9 r1 r1 M$ R/ ~1 x! P其实这个问题的实质 还是异型焊盘的制作和使用问题。, D, `& E  \7 Y8 F5 H: ^
9 E3 N( @; t; T& S5 ?9 d
从问题上判断 楼主 好像用的仍是99se,希望我的判断是错误的。若是用99SE,下面的内容可以不看了。. X/ X$ m+ v4 K' c
* W3 t+ c8 I" `5 |' B
对AD异型焊盘的理解:$ f/ v9 L. V2 F; d( T/ x

* \, {5 h. b/ N  s8 c' J* B记忆中 AD 有专门的文档去说明异型焊盘制作的问题(包括网络的问题),有时间你们可以搜索下: y1 i- ~. r; C- V% d3 E  K
6 u, v; S9 d$ c0 X) D
理论上任何图形都可转换为PCB(可以是线段,块或覆铜,也可以包含via过孔),异型焊盘则是PCB图形的“引申”。4 e. z  e4 }& O. [1 E3 G8 x! z
/ d( b! [% H9 |$ [
当你成功制作出一个异型焊盘(表面无阻焊),文档中有说明要在这个“异型区域”中再放置一个焊盘(异型焊盘的网络属性)。4 ~- K3 L( U3 x- A3 H, \7 F+ x8 T7 U

2 @: D, k6 G3 t6 H" L$ Y这样在导入网络后,这个异型焊盘才会自动加有网络,接着就是解决绿帽子的问题了:
* H" k! N* ?& _8 o3 k6 R0 R, P7 l. u/ k- L7 p4 z
design/netlist/configure physical nets... (物理铜匹配)这个命令可以解决这里的网络属性问题。" r+ {# j) H: }8 D
$ W4 h6 Z) d% F4 u2 _5 f% v
开关电源的共模线圈时,底下有一个四个尖端放电端
' o2 f- D& R6 b: u* s" g
正好要了解下放电间隙(距离的大小)参考的理论基础是?总不是也是照猫画虎画的?

37

主题

810

帖子

5978

积分

五级会员(50)

Rank: 5

积分
5978
4#
 楼主| 发表于 2011-9-4 23:37 | 只看该作者
放电间隙0.3mm。主管说的间隙:0.3MM。尖端尽可能的尖。/ Z: L! i" ^0 ~
我用的是AD8

15

主题

1136

帖子

6571

积分

EDA365版主(50)

Rank: 5

积分
6571
5#
发表于 2011-9-5 17:07 | 只看该作者
本帖最后由 wanghanq 于 2011-9-5 17:08 编辑
+ t. _! z: Z. _- |+ Z# F* V- N
6 N; ~  H! o0 C6 {7 F1 d刚找到了一篇文章,若按这个数据看,当前应是  1.6KV  左右
2 ~0 \& }, u( f方便的话您和您的主管沟通下,看我看的这篇文章他有何感想?或建议?

2011-9-5 17-05-12.png (21.96 KB, 下载次数: 1)

2011-9-5 17-05-12.png

空气微小间隙放电的伏距特性.rar

109.68 KB, 下载次数: 26, 下载积分: 威望 -5

点评

学习了,值得参考。谢谢!  发表于 2011-9-5 20:10

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
6#
发表于 2011-9-6 11:09 | 只看该作者
在画封装时,那些线是没有属性的,导到PCB板中系统自动认定线和焊盘非法联接了.一般都是用多个焊盘组合成一个特殊型的焊盘
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-12 18:42 , Processed in 0.061182 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表