EDA365电子工程师网

标题: PCB LAYOUT请教! [打印本页]

作者: cyberjok    时间: 2008-5-16 10:23
提示: 作者被禁止或删除 内容自动屏蔽
作者: zhuzhenqiu    时间: 2008-5-16 11:00
应该是有菱角,strch 一下就好了,也可以不理会
作者: 哆啦@梦    时间: 2008-5-16 11:24
  连线转弯处有凌角没有什么实际的意义!最多就是表示两条线的连接处!
  a$ B; j8 l2 y6 Z: T, G  也可以不让这个凌角显示,方法如下:; C$ R: L) o6 K" P' j4 {  U. N
  取消下图中Show Tacks选项
2 `# ^" E  q" d7 o ' _  p' d. z, \: E
, h2 T+ @' u7 ]- V6 s

( V2 j! d% g1 a7 ]% G3 t
. ]# {9 Q( S, t, k- `0 p" c 5 ?4 J+ d# m" e0 t
$ t5 n$ P  c5 @' ~9 z
5 }8 c' n" G: G4 Z; f6 q0 w# J4 w

作者: 哆啦@梦    时间: 2008-5-16 11:25
原帖由 cyberjok 于 2008-5-16 10:23 发表 + N3 f1 M8 b& c

$ K5 A, k- G/ Y5 \8 ~  @! S" W9 ]6 ]
还有我在用PROTEL转过的的PCB封装上外形,上是Silkscreen top,但是自带的PCB封装是2D line ALL layers,有必要改吗?
( D' _7 `+ \* P5 e

9 \2 l: A+ P  k: _" _. c" t  上面的这段话意思不明确!要么你附上截图!
作者: cyberjok    时间: 2008-5-16 12:24
提示: 作者被禁止或删除 内容自动屏蔽
作者: zhuzhenqiu    时间: 2008-5-16 13:37
发现版主用的是英文版xp !!哈哈
作者: cyberjok    时间: 2008-5-16 15:27
提示: 作者被禁止或删除 内容自动屏蔽
作者: 哆啦@梦    时间: 2008-5-16 17:57
原帖由 cyberjok 于 2008-5-16 12:24 发表 6 A) ?! \* C4 V0 N6 M8 b
谢谢了,如下图:
0 J4 u) r9 _; }! p3 [- ?2 r/ c1 [: l' O- F+ ]3 i
6932
) a; F! J& E: Y9 `# V! t, `3 z8 Z" B4 I. u, N) _; I/ a# b
u10 上外形就是ALL layer  Y1是从PROTEL转过来的,外形是Silkscreen top;(在LIB里打开就发现两个不大一样,呵呵)!是不是要把Y1的外形改成

& {4 t, t6 z# f9 N* M
. n  e# o; {6 u: ?3 \' L- I8 x" ?  外形线在那层跟你出GerBer的设置有直接关系!但是如果有元件封装的外形线不在同一层这也是一个问题,最好在同一层!" \: B; p2 O5 I* E* R; s
  最后说一下,元件封装的外形线一般都不会在ALL Layer层的!
作者: zhuzhenqiu    时间: 2008-5-16 19:39
原帖由 哆啦@梦 于 2008-5-16 17:57 发表
7 a. ]! O( K+ y. ^/ y! `0 |6 d
0 s" L1 }. i  _: s3 y
  外形线在那层跟你出GerBer的设置有直接关系!但是如果有元件封装的外形线不在同一层这也是一个问题,最好在同一层!) Z& g* q# n6 w: D7 F
  最后说一下,元件封装的外形线一般都不会在ALL Layer层的!
- Z* F/ p( U0 V. @, a: m
* x4 `! G5 ~% B: r5 O3 q/ S8 C
版主,就我看到系统默认,和系统自带的好像都是放在ALL LAYERS 上面,我也一直没有明白、11
作者: r_agreement    时间: 2008-5-16 20:43
PADs的封装外框线是放在All Layers的没错,而且最好这么放,在封装编辑器里这个外框是属于DesignItems的Lines,而在pcb layout里这个外框自动变成Outlines,而在出Gerber的时候,默认情况下只有Silkscreen层会包含Outlines(不算无用Assembly),所以你在。当然,你做封装时把外框线放到Silkscreen层这样肯定没错。3 a# M9 @  Y/ x) t8 J- T2 t( v
至于为什么pads要放all layers,我猜猜原因应该是pads layout跟pcb封装编辑器在默认情况下除了Top/Bottom,其他层是全部黑色隐藏的,所以,如果你把外框线放silkscreen,这样就会出现你打开的封装刚开始都是无框的。这样就需要你多一步颜色选择。: T- p- x' Q9 {2 Z/ ~
其实还有个跟这外框类似的就是pads封装里的Name跟Type,其中的Name就是我们在layout里见到的器件lable(属Ref.Des),你可以仔细看下,这Name在器件封装编辑器里是在Top层的他属于Lables(pin num),而我们都知道,在Gerber中Lable是不能出现在正常Top层的,而在出Gerber的时候,默认情况下只有Silkscreen层会包含Ref.Des....
+ x) s6 [# k# ?+ h# t  O$ J( q- }: X8 l我比较唐僧讲话,呵呵,以上主要说:在你做封装时把器件外框放All layers,把器件标号放Top,都不要紧,pads在出Gerber时会自动让它们只在silkscreen层显示。当然啦,这是外框跟器件编号的独特待遇,你不能自己添加Text,然后把它放Top层,这样默认情况下出的Gerber是不对的。3 ?+ X7 b. l2 H* r! X) ?
最保险最安全放心的方法当然是把这些原本该在silkscreen的东西全部放到silkscreen,只是在pads下,这样没甚么必要,只是徒劳。( }; Q6 `' X, V  X* i
谁如果看完,那么我谢谢你花时间看我唐僧,呵呵,说的不对请大家指正海涵。。。
作者: zhuzhenqiu    时间: 2008-5-17 00:59
我的理解和楼上的差不多,但是有一种情况不知道楼上的朋友有没有试一试,假如你把原件的外框设置为top silkscreen 哪么当你把元件放在背面的时候会事什么样的情况呢
作者: r_agreement    时间: 2008-5-17 08:06
回复楼上,你说的那个我试过的,没问题的器件放到北面,它会自动变成silkscreen BTM,就好比表贴件的PAD封装里都是在Top层,你在pcblayout里把器件放倒BTM层,这是总不会出问题吧,呵呵
作者: cyberjok    时间: 2008-5-17 11:02
提示: 作者被禁止或删除 内容自动屏蔽
作者: yzl624358    时间: 2008-5-20 16:51
顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶顶
作者: thidxjtu    时间: 2008-5-22 19:44
标题: 对,丝印层是这样的
原帖由 r_agreement 于 2008-5-17 08:06 发表 6 W6 M0 j6 a& _/ m7 c
回复楼上,你说的那个我试过的,没问题的器件放到北面,它会自动变成silkscreen BTM,就好比表贴件的PAD封装里都是在Top层,你在pcblayout里把器件放倒BTM层,这是总不会出问题吧,呵呵
9 A  j  |* E  h+ y$ Q
0 J* R) j8 l6 h
对,丝印层和TOP是这样的,但是其他层可能会不是这样的。
/ Z2 j. G% `$ E& [比如你做一个器件(MARK点),按理说应该选择TOP solder,以使此处不涂阻焊,这样这个器件用板子正面(top)是没问题的。但是用到反面(bottom)就不可以了,阻焊还是在top solder。因为遇到过这种情况,做回来的板子MARK点在反面(BOTTOM),但阻焊空白却在正面(top)。所以提醒大家注意。
作者: r_agreement    时间: 2008-5-23 11:27
回复楼上thidxjtu :
& P/ Q( h- X) J  |0 H. Z不会的,我试过了。估计是你们工程师偷懒,呵呵。(开个玩笑)
8 r2 u1 g% Q' K3 O# ^. R不知道你所谓的“做一个器件(MARK点)”是不是真做了一个器件,我怎么做都做不出你所描述的那样。除非是直接在layout某个器件上添加,然后过段时间又把该器件放到另外一层,这样由于soldermast跟这个器件是完全不同的两个个体,所以solder是根本不会跟着变层的,所以一定要把solder真真正正做到器件里让它成为器件的一部分
, t! H1 F  _" H+ v; c/ l; Z我试时的做法是修改某个IC 某个pin添加一个soldermastTop区域,还有一个做法是不是针对pin添加而是就单独画了个区域,这两种做法都是可行不会出现ls说的那样。楼上不妨试试,如果gerber里预览还是不行,那么劳烦把你做的器件封装单独发上来大家看看问题出哪儿了。呵呵。
作者: 21cn.pcb    时间: 2008-5-24 10:43
该在哪在哪,别乱跑层,没导出时再重做就爽歪歪了.
作者: cgyzdh    时间: 2008-6-17 21:05
支持支持啊
作者: chenhaikun    时间: 2008-7-1 14:57
顶起
作者: gaojun39    时间: 2008-7-1 23:11
标题: 呵呵
我想是你在PROTEL里的元器件是否真真的制作元器件了
( ?, n7 u- U$ j6 o如果是在原图上自己画肯定不行了
  |8 O+ O$ t! y' X2 {; `自己再看看了
( L& _9 x) b/ c我支持大家的意见" t# p$ h+ d; l0 N4 t

作者: phicialy    时间: 2008-8-26 16:17
好贴,
作者: qczhang568    时间: 2010-1-4 11:06
ding




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2