EDA365电子工程师网

标题: 过孔跟其它元件的距离约束怎么设置 [打印本页]

作者: yangmingen    时间: 2010-12-21 10:55
标题: 过孔跟其它元件的距离约束怎么设置
本帖最后由 yangmingen 于 2010-12-21 11:11 编辑
! v- n% \2 j: \8 G8 @6 c- ?2 m# k* }/ R+ s/ U
新板,过孔离器件这么近都没有错误.. 然后我不知道从哪里去设置 孔跟器件距离的约束,请教高手帮忙 在线等!
; r4 y) D; L2 z$ `0 }9 D# f
" V) {; X. M( r" T: M& T/ ?) @   在cpu还有其它的里面打孔,那过孔跟pin之间就会报错
" y" e, ^+ {9 `  D
2 v, v; U8 {; V+ _3 z
. j; F) q+ {. `0 V5 x' {
作者: lisa_xiaoyan    时间: 2010-12-21 11:14
基本设定是否符合要求。然后再跑一下DRC看行不行
作者: yangmingen    时间: 2010-12-21 11:25
基本设定? 是设定哪些 ? 为什么它跟其它的pin就会报错呢 像跟cpu的贴片就报
作者: pads-tseng    时间: 2010-12-21 13:58
应该就是默认的设置吧
作者: ruiquan765    时间: 2010-12-21 17:28
在规则里可以设置,我用的是15.5版本。看下图
) Y5 J# d* A1 i) C点spacing rule set的第二项set values,然后将via to pin的值设大一点,同时将same net  DRC设为on。这样就可以报错了,在CPU下面可以设区域规则,在区域规则里把via to pin设小一点,就不会报错了。( H* T+ I0 X# e7 k3 q* D3 a. Q

作者: clp783    时间: 2010-12-21 19:10
我试过把过与这个焊盘相连的过孔放在焊盘上都不报错,WHY
作者: yangmingen    时间: 2010-12-22 10:40
5楼的  点spacing rule set的第二项set values,将same net  DRC设为on  就是这个     thank you!  问题解决了
作者: ruiquan765    时间: 2010-12-22 11:59
clp783 发表于 2010-12-21 19:10 # n5 u! l  u( s+ p& V
我试过把过与这个焊盘相连的过孔放在焊盘上都不报错,WHY

3 i) P+ v) }+ R0 x/ s点击physicial(lines/vias) rule set的第二项set values,如图 1 y* X0 @! V3 q3 S/ X% l, O% u9 n
将Pad/pad direct connect设为Not Allowed就可以了: E9 R! X4 }& C2 l9 `





欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2