EDA365电子工程师网
标题:
allegro 16.3 IBIS仿真模型问题
[打印本页]
作者:
zhangm
时间:
2010-9-29 18:21
标题:
allegro 16.3 IBIS仿真模型问题
本帖最后由 zhangm 于 2010-9-29 18:34 编辑
b$ Q9 C2 _+ v! z1 Y/ V
m0 s9 x# m2 l% Z+ j
各位大侠,小弟刚接触allegro的仿真,问题可能有点幼稚
" Z/ b$ R' H+ E0 J
就是我用的是Altera的CPLD,Max2的EPM1270(144脚),但是Altera官网上只有Max2的EPM240(100脚),然后根据EPM240改EPM1270。
0 H: N0 [' x% I# W. i
我用的EPM1270都是采用3.3V的,然后不知道model_name到底选择哪个好,我就都采用了max2_ttl33_io_d16 ,不知道行不行?
9 P* B1 X3 Q" @" W& @5 n, z% w
还有就是CPLD的电源和地脚采用什么model_name?还有JTAG,时钟线采用什么model_name?
作者:
wakinoda
时间:
2010-10-18 08:47
本帖最后由 wakinoda 于 2010-10-18 08:47 编辑
0 j" ]$ B. c8 F6 G' x
i _+ b: |7 E! v7 d9 V* m
一般FPGA、CPLD这类可编程器件,编辑ibis model都需要和FPGA工程师或者硬件工程师沟通,确认其管脚的逻辑分配。
6 B! ^- a3 v& k+ u# a8 T' e
举例说明,某个FPGA需要设计支持DDR2和PCI,那么你就需要SSTL18和TTL33/CMOS33的逻辑,通过仿真确定其drive strength后,再和FPGA/EE designer确认其可实施性。同样其他接口都需要自己或者咨询其他工程师去确认其所用逻辑后再做评估。
+ I/ l+ }3 K0 |- T* j% @
作者:
szhot
时间:
2012-10-30 21:35
yun
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2