EDA365电子工程师网

标题: mobile DDR引脚连接 [打印本页]

作者: whyseu    时间: 2010-8-5 19:41
标题: mobile DDR引脚连接
本人最近在画一块板子,有几个问题想询问一下:$ t$ i: M5 A) i! d6 f
1.mobile DDR的地址线和控制线能否直接连接cyclone iii FPGA,要不要加匹配电阻和别的什么,要加的话,电阻值在什么范围?
" u& W3 Y9 @# n* E: d: K* ?( h5 D2.DDR的地址和控制线能连接FPGA的任意IO PIN吗?还是必须连到某些特定的引脚?
3 E) W4 q& \. j( g3 K3.如果把mobile DDR和FPGA画在两块板子上,再通过接插件连接在一起,这样可以吗?如果可以的话,能否推荐一些适宜DDR这种高频的接插件?两块板子的接口有什么需要注意的地方吗?% @. }: r" o2 ~. O
由于我之前未接触过DDR这种高频的东西,所以问题较多,还麻烦各位大侠不吝赐教!谢谢!
作者: cwfang    时间: 2010-8-5 19:54
回复 1# whyseu 7 J$ Q7 T- e7 J3 Z( i1 H5 j# S
* m9 z$ a! C0 }# c

0 v  W% |" [# V    1、肯定是要加电阻的,电阻的大小由你的传输线阻抗决定。; V3 L# s8 r) d) b3 j
    2、最好的办法就是你换了引脚以后,让你们的逻辑工程师编译一下,看有没有错,如果没错,理论上是没问题的
( u0 ]8 n9 q& [8 z: N4 ?    3、这个暂时不知道
作者: hagelee    时间: 2010-8-6 09:48
1.DDR1需要添加串联匹配电阻;如果是DDR2就不用 了,因为他的内部集成了已经。
$ I0 h' \1 b2 A2.同楼上所说的。  s& j& Y4 Q# [. M# r& s; _
3.个人觉得这样做不是太好。因为接插件容易导致阻抗不匹配,从而造成信号完整性问题,另外,如果安装不好影响会更大,结果很可能会死机。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2