EDA365电子工程师网
标题:
请教:等长设置的最大误差问题
[打印本页]
作者:
lwh123468
时间:
2010-7-6 09:22
标题:
请教:等长设置的最大误差问题
如果跑80-125M的速率,且最长线与最短线相差880mil,这种情况不考虑等长可以吗?
. }! ~. a. {6 ~8 T: N" U" ?
请教
j T% [* @( B" q+ `
望大家给点意见,谢谢
作者:
joshuafu
时间:
2010-7-6 20:14
将880mil近似等效成时间,看看占时序的百分比大不大,如果你是做一个功能实验板,应该没什么问题。如果是要严格性能要求的板卡,则必须较小这个误差。
作者:
lwh123468
时间:
2010-7-6 20:47
回复
2#
joshuafu
2 f" U0 |2 g' F! _
# N9 f- V) K1 _/ i S5 d$ W( L
! K5 d: {9 J* z
是DAC的数据线
+ N% R6 I4 ^0 x4 `+ n2 Y$ y
是不是根据公式t=L/v,v=c/(E的根号) 其中(E为介电常数,c为光速,L长度,v是速率 )这里的L=880mil,E=3.66,带入算的t=0.2ns左右,对80-125M的速率的延迟有影响吗?
作者:
wakinoda
时间:
2010-9-10 16:05
关键在于你的始终或者控制线与数据线相差多少,能否满足建立保持时间
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2