EDA365电子工程师网

标题: ddr必须要终端电阻吗 [打印本页]

作者: sanzi    时间: 2009-10-19 10:49
标题: ddr必须要终端电阻吗
本帖最后由 sanzi 于 2009-10-19 15:43 编辑 : m" C# O0 I! \' ?7 F

: m" W# d! h5 P4 S+ j) r我只用了一片ddr芯片和fpga相连。不用终端电阻影响究竟有多大?
# J; T  x8 ^% x! \0 @谢谢大家
作者: sanzi    时间: 2009-10-19 11:05
帮帮忙吧,我设计的时候没有加上拉电阻。也没有vtt电源。pcb正在画,现在改还来得及。
作者: mening    时间: 2009-10-19 12:57
接VTT的电阻阻吗?那个不叫上拉电阻,不加也可以,加了不多余。
作者: mening    时间: 2009-10-19 12:58
那个不叫上拉电阻,不加也可以,加了不多余。
作者: sanzi    时间: 2009-10-19 14:55
谢谢。
: y. |; t* ~8 I( o5 F就是那个电阻。我看有的设计加了vtt匹配电阻,有的没有。第一次画这个板子,不知道在什么情况下不加。是不是有距离的要求?: v& Z0 F- D  G, i: M) P+ O# J
找不到相关的文档资料说不加那个电阻的情况2 g0 \4 ?  a; Q  C3 z
4# mening
作者: UESTCC3200732    时间: 2009-11-3 22:11
我的DDR2以验证成功,不需加如上拉电阻及电容!
作者: braveboys    时间: 2009-11-3 23:48
DDR应该是要加的,因为ddr2是odt(on die ternate)4 X' C( N/ C4 F$ f% U3 ?
要不,你这个就不是SSTL II电平了,所以建议你加上,省得出问题
作者: Dracula    时间: 2009-11-4 09:38
UESTCC3200732好像是UESTC的校友,哈哈。parallel termination通常用于多于5片DDR芯片或者走线长度超过2inch的场合,其它情况可以不需要加的。
作者: lilun0080    时间: 2009-11-20 22:48
DDR应该是要加的,因为ddr2是odt(on die ternate), T1 `4 f( Z9 \9 f+ Z: P0 }/ ^, S
要不,你这个就不是SSTL II电平了,所以建议你加上,省得出问题
# E% r/ }% y4 T8 Qbraveboys 发表于 2009-11-3 23:48

4 p* a: o  d2 s1 [DDR2只有数据线DQ和DQS有ODT,在电脑主板上地址线还是要在板上加电阻的。DDR3所有的线就都有ODT了,于是就都不需要了。
作者: shqwzhw    时间: 2009-11-21 18:15
最好仿真一下吧
作者: allen_comm    时间: 2015-5-12 11:25
DDR不加串联终端电阻呢?
作者: dzkcool    时间: 2015-5-12 11:50
串联终端电阻?DDR有这样的电阻吗?
作者: kinglangji    时间: 2015-5-13 09:34
dzkcool 发表于 2015-5-12 11:50
3 [* [1 R( @8 r2 ~$ Y8 c串联终端电阻?DDR有这样的电阻吗?
, M) i$ j" Y5 q6 u
就是匹配电阻吧?数据线上是有的,ddr2之前。ddr3好像不用了,有个叫odt的新技能了~~9 \' t4 p4 ]9 x3 M

作者: jacekysun    时间: 2015-5-20 14:23
没必要吧
作者: kuochiang    时间: 2015-5-22 11:41
感謝分享~~




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2