原帖由 wing 于 2008-3-19 17:20 发表 2 }) f% o9 V9 e2 h2 \1 F
LVDS信号频率可以达到600M以上,因此PCB布线要求较高。下面二点是我们较易忽视的。, u) {9 ~/ Z; x9 W0 R
1:差分线要求严格等长,差最好不超过10mil(0.25mm)。$ p) v4 Y; D) j
2:100欧匹配电阻离接收端距离不能超过500mil,最好控制在300mil以内。
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) | Powered by Discuz! X3.2 |