EDA365电子工程师网

标题: LVDS使用注意 [打印本页]

作者: wing    时间: 2008-3-19 17:20
标题: LVDS使用注意
LVDS信号频率可以达到600M以上,因此PCB布线要求较高。下面二点是我们较易忽视的。
- z+ f' s2 }, K, `) d+ S1 P! I1:差分线要求严格等长,差最好不超过10mil(0.25mm)。
- \5 a+ S3 ^# O4 l0 r2:100欧匹配电阻离接收端距离不能超过500mil,最好控制在300mil以内。
作者: xhymsg    时间: 2008-3-19 17:23
补充一点,差分线要求等长,很大程度上除了时序上的要求外,主要是消除共模干扰。
作者: wing    时间: 2008-3-19 17:52
原帖由 xhymsg 于 2008-3-19 17:23 发表 * L$ y$ i& k+ u
补充一点,差分线要求等长,很大程度上除了时序上的要求外,主要是消除共模干扰。

/ e* P9 Q% j( v# F2 w多谢补充!
作者: mengzhuhao    时间: 2008-3-19 17:53
说的很好
作者: long.yang    时间: 2008-3-28 18:11
原帖由 wing 于 2008-3-19 17:20 发表 2 }) f% o9 V9 e2 h2 \1 F
LVDS信号频率可以达到600M以上,因此PCB布线要求较高。下面二点是我们较易忽视的。, u) {9 ~/ Z; x9 W0 R
1:差分线要求严格等长,差最好不超过10mil(0.25mm)。$ p) v4 Y; D) j
2:100欧匹配电阻离接收端距离不能超过500mil,最好控制在300mil以内。

! ?) n# I7 n! ^补充几点:
8 E/ H8 Z" s0 l3 X+ Z! M1 \能用直线,就不要用拐弯线;
1 M3 R. y) `7 K/ A$ Q! P( Q能用同一层,就不要走过孔穿层;
% S( z2 D' z  ]5 q距离参考面的边缘不要太近;
. [4 I& Y9 ]' y不要跨不同参考面
作者: fan54312    时间: 2008-5-9 16:38
很实用的知识,谢谢了。
作者: vanembedded    时间: 2008-5-16 14:45
100欧匹配电阻位置在接收端前和接收端后有影响吗?
作者: rjc    时间: 2008-5-23 18:24
楼上的问题 我觉得应该是放在进口比较好
% q1 \. o) r: ^, f不知道有没有人清楚这个~~
作者: hit4321    时间: 2008-10-11 15:24
不知道,做总线型的lvds应怎么样加匹配电阻?
作者: notgood    时间: 2010-1-19 10:22
谢谢学习中
作者: yixin    时间: 2014-4-8 17:21
LVDS对与对之间的长度误差在多少呢?
作者: wdesignshh    时间: 2014-6-24 12:43

- U# `9 `8 z9 k8 {( r( y) r- o2 A& `说的很好
作者: i265    时间: 2016-9-9 20:35
LVDS干扰WIFI  GPS收星是什么问题 怎么处理
作者: 燕子南飞    时间: 2017-4-25 20:06
学习了
作者: star929    时间: 2017-6-1 11:07
3 F. v: l% Q% ^4 y- N
很实用的知识,谢谢了。
作者: dengjinghu    时间: 2017-7-26 23:44
vb eeikdvc
作者: dengjinghu    时间: 2017-7-27 06:41
ffgggggg
作者: 939908678    时间: 2017-7-29 12:26
学习中
作者: linbanyon    时间: 2018-6-13 09:14
学习




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2