EDA365电子工程师网

标题: 关于上/下拉电阻的一点小疑问 [打印本页]

作者: weign    时间: 2009-7-27 00:06
标题: 关于上/下拉电阻的一点小疑问
本帖最后由 weign 于 2009-7-27 00:08 编辑
* S3 ]% G' ]* r) ?& ^& W- `4 X1 B7 s6 O6 W
如图1所示,这是一个输入到IC的电路。该IC工作电压为3.3V,工作电流11.5毫安
& Z) f$ ?) O4 I+ S- ~; ^
9 M2 ^3 W! S. |& {2 V: YR5应该是起下拉作用,也可以说是并联分流(不知道表述是否正确),那么R4的作用是什么呢?避免杂讯影响电源?如果是,为什么取值为100欧姆?! g' `* y1 p0 n

% [2 U. I  f$ ^
: r  w" m% P4 u) K! x9 n( x# n. k9 B+ [  l1 n5 y* O2 d! S, _
再如图2,这是一个CPLD(工作电压3.3V、输出电流20ma~30ma)的输出,经100欧电阻后,去驱动另一个模块(该模块对电流没有明确要求,电压要求为5V)。CPLD在综合的时候把该管脚设置成LVTTL了。为什么是100欧呢?小弟觉得好像不合理,但实际上它是能正常工作的...理解不通~* C" h: D8 g- b6 }9 N3 @7 Y

$ ]* x0 c5 a! ~4 t6 j
" Y" s& ?9 }. p3 k: z, d欢迎大家拍砖!

1.jpg (14.14 KB, 下载次数: 0)

1.jpg

2.jpg (13.67 KB, 下载次数: 0)

2.jpg

作者: zyunfei    时间: 2009-7-27 14:54
1中你用的是100还是10啊?!用20以下的比较多见!呵呵,我的见解是起到限流稳压作用,也有说是起到一个保险的作用,还有说是起到一个匹配的作用,这类的接法在国外的电路中常见
- \2 X! H1 |# o+ `5 x2中的100是对的,那是匹配电阻防振铃,距离不是很远可以不加的,我同事说是CPLD设计中是为了保护IO口
作者: weign    时间: 2009-7-27 16:42
本帖最后由 weign 于 2009-7-27 16:46 编辑 7 L5 e: D5 s/ M0 g/ b

0 }) m; x5 n& _: w2# zyunfei ; S! E% ?3 R4 F8 c+ h  T
! l- D; o& ]1 n/ k; ~1 r
的确是国外的电路...不愧是高手!一眼就看出来了!. Z4 Q/ O& j# P6 i- v

+ S3 `* ?1 Y9 b1 \2 _1中所用的是100欧
1 U4 z5 H" _8 T
* q: N0 x, ^3 L) \( x! _% _2中能告诉我为什么阻值要选择100欧吗?为什么不是更大的500欧或者更小10欧呢?
作者: weign    时间: 2009-7-27 17:27
本帖最后由 weign 于 2009-7-28 08:45 编辑
- e$ n3 R6 [5 m/ q* P* {: j& w2 _" N# N1 v
再补充一个问题:我同事用Winter 09 sp3的版本,结果原理图差分线设置老是出现Missing Negative Net for Differernt Pair错误...3 U% i5 @5 H# V1 T$ X( U

# J# h0 M9 Z9 v4 ~& X  n: S而在我的Summer 08 版本上面,同样设置却不会出现问题...什么原因呢?) B7 _: v$ `; ^
' f8 g) M) l7 ~: x8 O* n' i/ j
+ x" a6 C; l& I0 X7 X( r( l
该问题已解决...重装了一次系统就好了...
作者: nichicon    时间: 2009-7-27 21:21
3# weign 7 z8 H  H* `3 ~  ?, H6 x
要看负载电流的,电阻取大了,电源电压消耗在电阻上面太多会影响电路的正常工作,取小了,效果不明显.
作者: weign    时间: 2009-7-27 22:23
5# nichicon & B5 I* f' q, j6 R" |2 C0 ]2 P

, _5 t  P$ \4 i& }4 m, e" x有没有具体的计算公式呢?或者说能不能举一个简单的例子?
作者: nichicon    时间: 2009-7-28 08:09
根据负载所消耗的电流去计算,一般接电阻这样做法都是出现在IC的供电引脚上,我一般都是用I=U/R来进行计算.
作者: zyunfei    时间: 2009-7-29 08:31
2# zyunfei
& T+ D9 h. c' ]4 V2 y) Z' k* a+ ~. A$ ~! s9 x, @# H
的确是国外的电路...不愧是高手!一眼就看出来了!& \# A. a  H8 Z

: ?& f- ~1 N& H3 V1中所用的是100欧+ S, \7 P6 i" V  i
9 N( i% X5 d+ B5 s! O/ ^3 D
2中能告诉我为什么阻值要选择100欧吗?为什么不是更大的500欧或者更小10欧呢?* T1 z/ G6 f- V6 ?( \. {3 |5 a
weign 发表于 2009-7-27 16:42
" c5 O" N) E) d5 Z& i  H
1 中用100欧的没有见到过,用几十的十几的比较多!1 V$ c* A& d; R0 J5 {
2 中是一个阻抗匹配的问题,在CPLD芯片的介绍里面有的还有就是你可以通过仿真,得到最佳的电阻值
作者: zhaizhengw    时间: 2009-7-29 10:50
版主真有柴!
作者: weign    时间: 2009-7-29 17:09
7# nichicon
5 ]$ i1 D( n0 x# }/ f
" l- b" m0 u2 M, d! o1 ?这不是电源引脚...普通IO口而已...
作者: zyunfei    时间: 2009-7-29 21:07
7# nichicon  
) I4 {. q: e' {8 N  S2 Y, d5 O
- R) l6 L  _4 [& t( R$ {4 [0 s% h这不是电源引脚...普通IO口而已...
+ R3 q1 B: {) U4 O/ p- S0 Wweign 发表于 2009-7-29 17:09
4 Z  _1 _; d- p( ?6 z
1中不是电源????
作者: weign    时间: 2009-7-30 10:32
11# zyunfei
2 n/ ^+ w1 d1 P1 Q! s  T/ x7 l( k4 d$ L3 y: v$ E7 \
搞混了...小弟说的是2中那个脚不是电源引脚...7 O! p9 g- i. S! l
# E  R; c; ]  r8 h. W& y" R$ {
1中的确是个电源经两个电阻后输入到IO内,可是说是个信号...
作者: 孤独求胜    时间: 2009-7-31 10:03
luguo




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2