EDA365电子工程师网

标题: PCB布局时奇怪的DRC报错 [打印本页]

作者: liweijie    时间: 2009-7-7 17:48
标题: PCB布局时奇怪的DRC报错
本帖最后由 liweijie 于 2009-7-7 17:59 编辑 8 x' O5 P0 b( U6 Q9 j. V

0 D' ]; C% l8 p) m! v; i+ \6 z如图片1.JPG,2.JPG.
& M% R9 d  R6 ~2 K8 V# Y' ~+ S( T3 d8 ?  _( E: s6 _8 {
     pcb板正在布局中,最后发现一个sim300的模块(图中右边红色的模块)的封装放在toplayer层,sim卡座()在buttomlayer,& n2 D! L, B' c* W6 I
不知道为什么DRC就显示有错误了。当我把sim300的封装模块移开,用另外一个同样是toplayer层的芯片替代它,这时候DRC又没有报错。& E) Z. f5 F1 U6 C
这样怀疑是sim300封装的问题了。但是怎么也搞不清楚。请问大虾有可能是什么原因呢?

1.JPG (143.36 KB, 下载次数: 1)

1.JPG

2.JPG (136.16 KB, 下载次数: 0)

2.JPG

3.JPG (130.26 KB, 下载次数: 0)

3.JPG

作者: Juger    时间: 2009-7-7 18:15
当DRC报错的时候可以通过右键点击绿色出错部分
0 d2 T/ [; q; p" p9 o! _8 Z) v然后选择Violations查看出错原因3 w) W( t* h4 \6 u4 ]

. h% v( g) Z  }+ G# m% K# I9 q8 j也可以通过Tools----Designer Rules Check...  生产报告察看原因
作者: edalulu0201    时间: 2009-7-7 20:45
可能是你的sim300元件有插件脚的缘故,此类问题不必理会即可。或者关掉DRC中元件报错那一项!
作者: zyunfei    时间: 2009-7-7 21:22
封装谁做的?看看封装是不是有下部禁放器件
作者: liweijie    时间: 2009-7-8 10:05
DRC报错的原因是说两个器件的间距太小了,但是我的间距设置为0.254mm。如果是这个原因,那么另外一个同样是toplayer层的芯片也会同样报错呀。9 n8 Z" Y9 I  I; x; K/ _
# o5 B% f* h/ j: \# \- w
我曾经尝试过把sim300的四个固定孔去掉,但是仍然是这样报错。* e, q+ W- J5 W0 i, Y8 \- u: x
( R9 i8 R' ~7 F% M
这个封装时同事做的,protel dxp有封装是不是有下部禁放器件这个功能吗?
作者: weign    时间: 2009-7-8 10:23
我画板的时候也有这种情况...属于元器件封装pin脚间距太小,通常情况下我都是忽略不理...
作者: liweijie    时间: 2009-7-8 14:36
我把那四个定位孔去掉后,ERC就没有报错了。' N" `* b+ E. R% d' e) }9 U1 w6 z
我想可能是PROTEL DXP把那个四个定位孔之间的空间认为是不可以在下面放置元件的了。
: r9 m& y. y: H, S8 l( N; f我没有办法,只能关掉DRC来布线了。
作者: loony85    时间: 2009-7-10 08:24
我也经常有这样的问题,但是只要自己心里清楚没有问题就不会影响板子的使用
作者: yihafewu    时间: 2009-7-10 08:48
你的图看的不是很清楚,不过给你个参考方向:你的封装在底层,那丝印是在底层丝印层吗?
作者: liweijie    时间: 2009-7-10 13:13
应该不是丝印层是在顶层还是底层的问题。
2 r% U* M, e8 a) Y3 _因为一个元件封装我们在画时,你是不知道它是放在顶层还是底层的。
8 {2 @  O# n6 r( P, V" Cprotel dxp 应该会在你调换层时自动把丝印层也调换的层。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2