EDA365电子工程师网

标题: 共享 [打印本页]

作者: 不思进取    时间: 2009-4-23 10:09
标题: 共享
高速PCB设计指南之一  l1 Q8 S& G8 X7 B: a( g  P) g
, V3 U6 L: A1 [; c2 R5 G
第一篇
2 |/ ]8 f% \9 SPCB
布线
9 m' j8 M: w( @PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行, 以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。
8 N  G$ @4 z" f# f/ |8 L: ]+ x* M   
自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通, 然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。 并试着重新再布线,以改进总体效果。

' e7 c$ g! \5 B& V   
对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用, 还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会, 才能得到其中的真谛。
" `; r0 W  d# t! g

2 x2 ?$ H6 Q3 b6 E1 电源、地线的处理
) D: ?4 F& m4 W" d1 r  I' l   
既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、 地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。  ^9 Z) v  D; b2 x8 ]/ E& l+ w7 Q
   
对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述:1 z+ P/ D' E, C$ v) n1 @
1)、众所周知的是在电源、地线之间加上去耦电容。
+ I) b' B+ A- D- s2)、尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.20.3mm,最经细宽度可达0.050.07mm,电源线为1.22.5 mm - ^2 j2 B1 O2 x) s# F
对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用
)
7 {6 [+ [! j# w. J
3)、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。
/ `) l4 j2 Y2 `2 k

& }( t# u: o; e$ b# ?2 g/ g2
数字电路与模拟电路的共地处理. r' K4 {# n( r/ u% L" I
   
现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。
" t! n" Y: [, F+ g4 s: p6 U9 b* V8 p   
数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。
; G7 Q5 p! L) F- v0 k. |" x( E
  K% `4 {/ f3 c& ?3 信号线布在电(地)层上7 ^+ K) }! K' z7 v# p
   
在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。& o6 p0 {2 u. ~% K+ G$ ^
& R% v; H; X$ E9 n3 U5 e3 J
4
大面积导体中连接腿的处理
4 A8 s+ \* s2 F1 k( A   
在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:焊接需要大功率加热器。容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。. J* r- h% h: L; Z7 v: |

4 ]" b1 @8 B$ m5 d; B' \: B5
布线中网络系统的作用1 l7 ?) M% ]6 G- o, ^
   
在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有极大的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。1 \$ j& c) l1 c5 E+ V# _0 g7 z: I
   
标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54 mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。
, r+ K1 w& Y4 k/ J7 I/ G3 }& R' M- c/ J; K; H" g
6
设计规则检查(DRC
; p/ n9 H  i4 o7 T. B1 y  E! s+ D- H   
布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面:* J) Q, l2 m' N1 V2 ]+ \
1)、线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。   u( W. {8 Q, D/ a/ O8 g
2)、电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在PCB中是否还有能让地线加宽的地方。

2 x9 ]- ~2 e- ~5 b
3)、对于关键的信号线是否采取了最佳措施,如长度最短,加保护线,输入线及输出线被明显地分开。
; c7 K0 U0 @7 J# c
4)、模拟电路和数字电路部分,是否有各自独立的地线。

# c/ N6 O1 b( U( l/ d# w
5)后加在PCB中的图形(如图标、注标)是否会造成信号短路。

5 h) L: T' O6 u- {
6)对一些不理想的线形进行修改。

4 N$ D. v# \  T
7)、在PCB上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影响电装质量。

! N* n' x. o3 q0 J
8)、多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造成短路。  
( V( Q4 @' ~8 j8 o
* ^- x% M; N; H4 ]* B% Z" w# F4 y

; y% u8 y& N# P# f& u9 S/ w 4 y# |! h# s+ v+ o" D; d( N- Q
9 E+ H0 Y& t; M/ g4 z1 o$ T

) A6 u* [& _4 N  r) M8 H2 J第二篇
7 f" s# E" I! M5 J, g6 a. aPCB
布局7 ^. \0 l# v) G
在设计中,布局是一个重要的环节。布局结果的好坏将直接影响布线的效果,因此可以这样认为,合理的布局是PCB设计成功的第一步。
( l1 ~9 T# K, X! Y3 i2 S2 d  
  布局的方式分两种,一种是交互式布局,另一种是自动布局,一般是在自动布局的基础上用交互式布局进行调整,在布局时还可根据走线的情况对门电路进行再分配,将两个门电路进行交换,使其成为便于布线的最佳布局。在布局完成后,还可对设计文件及有关信息进行返回标注于原理图,使得PCB板中的有关信息与原理图相一致,以便在今后的建档、更改设计能同步起来, 同时对模拟的有关信息进行更新,使得能对电路的电气性能及功能进行板级验证。, ]6 W- {3 w" D" [2 X$ c" |1 x

% \: v7 s" J% o--
考虑整体美观7 t* X/ P: |# o1 j
一个产品的成功与否,一是要注重内在质量,二是兼顾整体的美观,两者都较完美才能认为该产品是成功的。& ?. p0 Z! @+ r0 S; F) R1 R3 \) |
在一个PCB板上,元件的布局要求要均衡,疏密有序,不能头重脚轻或一头沉。8 N: A9 j$ d/ C- e

9 D( K3 u/ e: s, d8 o( v. q--
布局的检查 # B1 j$ h9 D* Y& H/ h! h" J1 T2 D
印制板尺寸是否与加工图纸尺寸相符?能否符合PCB制造工艺要求?有无定位标记? * ~1 C! W, \: U7 y7 j$ ]
元件在二维、三维空间上有无冲突?
- s; K2 b9 r4 S: D
元件布局是否疏密有序,排列整齐?是否全部布完?

2 f& V6 p) Y' n( s. R
需经常更换的元件能否方便的更换?插件板插入设备是否方便?

$ ~; l- ]1 o9 |7 t1 r. B: [1 d7 k
热敏元件与发热元件之间是否有适当的距离?

& S! o( {1 r2 ?2 S
调整可调元件是否方便?
4 R- Z5 i# o# l3 m; H
在需要散热的地方,装了散热器没有?空气流是否通畅?

/ R# c" U3 q* S* A% H. @
信号流程是否顺畅且互连最短?

6 y6 W& y8 E4 ^7 P2 D7 o
插头、插座等与机械设计是否矛盾?
6 r- }" u- Q! l! E. [8 l- C# B% j1 r) e* V
线路的干扰问题是否有所考虑?  

" F, B: Y8 \1 n ! J: A& g! A( z0 B+ ?4 i+ b" ]

  J5 u8 y+ x0 ^2 s. j. R2 S
9 a) M0 O4 l' `9 e$ V# [! f. h : y4 o) o3 j7 {) Z  n1 z

; @' ]. M8 X: O  p$ q5 b# S 8 M+ J8 r+ N6 e& P* q
& B! u/ L+ p$ o" `* N4 @( P% v

9 g. j" c2 }" F) a 7 @5 A- k4 q: Y  `- J( T

% m, o: i8 D+ a . a/ T4 M& Q3 w% p
% D/ y8 U! Y: ?! d4 ^

/ J3 u% `2 Q* o9 }4 q ) L1 S; y6 C7 ?+ O1 N- w

% s. [8 E- _  k# _, |1 y% \2 `. n' u . `, b8 R7 P. J7 U' M0 ?: V( p
  q' Z; l6 B% B
第三篇  高速PCB设计- k3 L  r: q* L6 R# H! F, z
(一)、电子系统设计所面临的挑战" ~$ G# E% g) q+ k" }+ @
  随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有的甚至超过100MHZ。目前约50% 的设计的时钟频率超过50MHz,将近20% 的设计主频超过120MHz0 z; R5 P4 _' f: j. ?5 N; r0 h
  当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,除非使用高速电路设计知识,否则基于传统方法设计的PCB将无法工作。因此,高速电路设计技术已经成为电子系统设计师必须采取的设计手段。只有通过使用高速电路设计师的设计技术,才能实现设计过程的可控性。6 F: [) k- j) R3 J
(二)、什么是高速电路$ [* R7 m- `& F& P% h; M
  通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。
( W  }4 x% X, q5 ^, t; i  实际上,信号边沿的谐波频率比信号本身的频率高,是信号快速变化的上升沿与下降沿(或称信号的跳变)引发了信号传输的非预期结果。因此,通常约定如果线传播延时大于1/2数字信号驱动端的上升时间,则认为此类信号是高速信号并产生传输线效应。
! Z/ @* \6 Y8 A! A8 K6 z* z   
信号的传递发生在信号状态改变的瞬间,如上升或下降时间。信号从驱动端到接收端经过一段固定的时间,如果传输时间小于1/2的上升或下降时间,那么来自接收端的反射信号将在信号改变状态之前到达驱动端。反之,反射信号将在信号改变状态之后到达驱动端。如果反射信号很强,叠加的波形就有可能会改变逻辑状态。
; i- T: b5 D# i# b2 Z* K(三)、高速信号的确定* R3 `- T. ?, k# p- X+ a* |0 @
  上面我们定义了传输线效应发生的前提条件,但是如何得知线延时是否大于1/2驱动端的信号上升时间? 一般地,信号上升时间的典型值可通过器件手册给出,而信号的传播时间在PCB设计中由实际布线长度决定。下图为信号上升时间和允许的布线长度(延时)的对应关系。 
' y2 R, f. `4 t" D2 z) u) r
. U, {1 U, d' [" E% c+ i. wPCB
板上每单位英寸的延时为 0.167ns.。但是,如果过孔多,器件管脚多,网线上设置的约束多,延时将增大。通常高速逻辑器件的信号上升时间大约为0.2ns。如果板上有GaAs芯片,则最大布线长度为7.62mm 9 D3 @. N$ ?0 C1 Z  e, ^7 c1 p

# y' I. o' q3 f; T9 ?& q" n$ `
Tr 为信号上升时间, Tpd 为信号线传播延时。如果Tr≥4Tpd,信号落在安全区域。如果2Tpd≥Tr≥4Tpd,信号落在不确定区域。如果Tr≤2Tpd,信号落在问题区域。对于落在不确定区域及问题区域的信号,应该使用高速布线方法。
8 o5 p9 ^# _& B2 W

8 G  V$ B4 r; Q9 @
(四)、什么是传输线

5 a- b, e- {0 v, G  G/ c; u. t! Q& R& Q3 g

2 ^6 U& H& Z7 @7 A5 ~; V2 ZPCB
板上的走线可等效为下图所示的串联和并联的电容、电阻和电感结构。串联电阻的典型值0.25-0.55 ohms/foot,因为绝缘层的缘故,并联电阻阻值通常很高。将寄生电阻、电容和电感加到实际的PCB连线中之后,连线上的最终阻抗称为特征阻抗Zo。线径越宽,距电源/地越近,或隔离层的介电常数越高,特征阻抗就越小。如果传输线和接收端的阻抗不匹配,那么输出的电流信号和信号最终的稳定状态将不同,这就引起信号在接收端产生反射,这个反射信号将传回信号发射端并再次反射回来。随着能量的减弱反射信号的幅度将减小,直到信号的电压和电流达到稳定。这种效应被称为振荡,信号的振荡在信号的上升沿和下降沿经常可以看到。
$ I" g0 o( {; F( V' w
9 [: b, ~6 [, I(五)、传输线效应
1 v2 D& Q6 Y$ R2 j+ Y+ X基于上述定义的传输线模型,归纳起来,传输线会对整个电路设计带来以下效应。
: B9 I5 o, ~9 y·
反射信号Reflected signals0 [+ w$ L& u7 h
·
延时和时序错误
Delay & Timing errors4 O7 e$ o1 I" }
·
多次跨越逻辑电平门限错误
False Switching5 B2 m$ v9 ~% D6 n: p- q- l! D
·
过冲与下冲
Overshoot/Undershoot. F# T9 G0 \# `; ~) R/ i& b
·
串扰
Induced Noise (or crosstalk)3 q( V5 ~+ s( _: o( D! ^
·
电磁辐射
EMI radiation
# D% H  d, p+ h" N1 k& [# D, H) r- S, c$ Q% z" N6 V1 H
5.1
反射信号
, x5 Q, T, x0 o8 M/ `
  如果一根走线没有被正确终结(终端匹配),那么来自于驱动端的信号脉冲在接收端被反射,从而引发不预期效应,使信号轮廓失真。当失真变形非常显著时可导致多种错误,引起设计失败。同时,失真变形的信号对噪声的敏感性增加了,也会引起设计失败。如果上述情况没有被足够考虑,EMI将显著增加,这就不单单影响自身设计结果,还会造成整个系统的失败。5 G  n4 V& B$ l9 M
   
反射信号产生的主要原因:过长的走线;未被匹配终结的传输线,过量电容或电感以及阻抗失配。
0 [( P, ?6 I) I; t0 H, D  m1 z: R0 A6 U' k$ @  h) _1 O
5.2
延时和时序错误
: x, s8 O6 y2 ~' ^: ^  信号延时和时序错误表现为:信号在逻辑电平的高与低门限之间变化时保持一段时间信号不跳变。过多的信号延时可能导致时序错误和器件功能的混乱。
2 {: g# m- E9 n  g  通常在有多个接收端时会出现问题。电路设计师必须确定最坏情况下的时间延时以确保设计的正确性。信号延时产生的原因:驱动过载,走线过长。  $ p' R4 I* ~3 H
. B; @( a5 V) ]! s
5.3
多次跨越逻辑电平门限错误
' r$ k+ ]7 M6 H0 n, S0 T$ e
   
信号在跳变的过程中可能多次跨越逻辑电平门限从而导致这一类型的错误。多次跨越逻辑电平门限错误是信号振荡的一种特殊的形式,即信号的振荡发生在逻辑电平门限附近,多次跨越逻辑电平门限会导致逻辑功能紊乱。反射信号产生的原因:过长的走线,未被终结的传输线,过量电容或电感以及阻抗失配。  
5 I9 ~8 H) u+ G1 Y: A+ T
( u0 K5 v" e/ X) ^# `! y  B5.4
过冲与下冲
# d6 y: O! S9 r3 @& G! X9 E
, ~3 ]% M8 D, V5 w& B2 |/ |( G
过冲与下冲来源于走线过长或者信号变化太快两方面的原因。虽然大多数元件接收端有输入保护二极管保护,但有时这些过冲电平会远远超过元件电源电压范围,损坏元器件。
" |9 O1 s9 g8 G
  x6 z, V, H8 s  [3 [$ K6 L
5.5
串扰
1 r) a1 I: g/ j6 k
  串扰表现为在一根信号线上有信号通过时,在PCB板上与之相邻的信号线上就会感应出相关的信号,我们称之为串扰。
; w$ p* t+ [; h+ P  信号线距离地线越近,线间距越大,产生的串扰信号越小。异步信号和时钟信号更容易产生串扰。因此解串扰的方法是移开发生串扰的信号或屏蔽被严重干扰的信号。' E! R) f% ~" ?3 l$ U2 W9 T
5.6
电磁辐射
7 v) j1 L, ^" \6 b1 H4 w4 K  EMI(Electro-Magnetic Interference)即电磁干扰,产生的问题包含过量的电磁辐射及对电磁辐射的敏感性两方面。EMI表现为当数字系统加电运行时,会对周围环境辐射电磁波,从而干扰周围环境中电子设备的正常工作。它产生的主要原因是电路工作频率太高以及布局布线不合理。目前已有进行 EMI仿真的软件工具,但EMI仿真器都很昂贵,仿真参数和边界条件设置又很困难,这将直接影响仿真结果的准确性和实用性。最通常的做法是将控制EMI的各项设计规则应用在设计的每一环节,实现在设计各环节上的规则驱动和控制。
' G& q" y8 c6 ]' Z' z! Z8 l( k% I4 X: W! }, d- W
(六)、避免传输线效应的方法7 @! s  K6 V( ^2 }1 l6 a; x0 S
针对上述传输线问题所引入的影响,我们从以下几方面谈谈控制这些影响的方法。
8 R' g, ?* @! D5 y1 r1 q: C" D9 V8 [$ a3 c& q. \
6.1
严格控制关键网线的走线长度1 d; p; k( ~4 _" o3 i5 n
  如果设计中有高速跳变的边沿,就必须考虑到在PCB板上存在传输线效应的问题。现在普遍使用的很高时钟频率的快速集成电路芯片更是存在这样的问题。解决这个问题有一些基本原则:如果采用CMOSTTL电路进行设计,工作频率小于10MHz,布线长度应不大于7英寸。工作频率在50MHz布线长度应不大于1.5英寸。如果工作频率达到或超过75MHz布线长度应在1英寸。对于GaAs芯片最大的布线长度应为0.3英寸。如果超过这个标准,就存在传输线的问题。# V3 |  z; U( L6 C
  Y8 g$ _9 v; B5 D7 X! y2 }, o
6.2
合理规划走线的拓扑结构5 }2 i: b- a' h9 T) v' R& G
  解决传输线效应的另一个方法是选择正确的布线路径和终端拓扑结构。走线的拓扑结构是指一根网线的布线顺序及布线结构。当使用高速逻辑器件时,除非走线分支长度保持很短,否则边沿快速变化的信号将被信号主干走线上的分支走线所扭曲。通常情形下,PCB走线采用两种基本拓扑结构,即菊花链(Daisy Chain)布线和星形(Star)分布。
+ N  I, w3 T7 }2 j! U- ~2 Y  对于菊花链布线,布线从驱动端开始,依次到达各接收端。如果使用串联电阻来改变信号特性,串联电阻的位置应该紧靠驱动端。在控制走线的高次谐波干扰方面,菊花链走线效果最好。但这种走线方式布通率最低,不容易100%布通。实际设计中,我们是使菊花链布线中分支长度尽可能短,安全的长度值应该是:Stub Delay <= Trt *0.1.  X' _6 h7 y$ f" p: y' N" F
  例如,高速TTL电路中的分支端长度应小于1.5英寸。这种拓扑结构占用的布线空间较小并可用单一电阻匹配终结。但是这种走线结构使得在不同的信号接收端信号的接收是不同步的。

3 Z% y2 f- v7 I0 P3 r# W6 I7 f  星形拓扑结构可以有效的避免时钟信号的不同步问题,但在密度很高的PCB板上手工完成布线十分困难。采用自动布线器是完成星型布线的最好的方法。每条分支上都需要终端电阻。终端电阻的阻值应和连线的特征阻抗相匹配。这可通过手工计算,也可通过CAD工具计算出特征阻抗值和终端匹配电阻值。 
. Z! E" y- F& O4 R* q) N+ E7 y; ^  在上面的两个例子中使用了简单的终端电阻,实际中可选择使用更复杂的匹配终端。第一种选择是RC匹配终端。RC匹配终端可以减少功率消耗,但只能使用于信号工作比较稳定的情况。这种方式最适合于对时钟线信号进行匹配处理。其缺点是RC匹配终端中的电容可能影响信号的形状和传播速度。9 c3 C- S" ?6 f
  串联电阻匹配终端不会产生额外的功率消耗,但会减慢信号的传输。这种方式用于时间延迟影响不大的总线驱动电路。  串联电阻匹配终端的优势还在于可以减少板上器件的使用数量和连线密度。; O. D9 \& @& z7 |2 M! c
  最后一种方式为分离匹配终端,这种方式匹配元件需要放置在接收端附近。其优点是不会拉低信号,并且可以很好的避免噪声。典型的用于TTL输入信号(ACT, HCT, FAST)
; {; [6 W3 o4 q- B  此外,对于终端匹配电阻的封装型式和安装型式也必须考虑。通常SMD表面贴装电阻比通孔元件具有较低的电感,所以SMD封装元件成为首选。如果选择普通直插电阻也有两种安装方式可选:垂直方式和水平方式。
" A- U9 R) T# G+ x  垂直安装方式中电阻的一条安装管脚很短,可以减少电阻和电路板间的热阻,使电阻的热量更加容易散发到空气中。但较长的垂直安装会增加电阻的电感。水平安装方式因安装较低有更低的电感。但过热的电阻会出现漂移,在最坏的情况下电阻成为开路,造成PCB走线终结匹配失效,成为潜在的失败因素。  8 U: h, A+ h$ I+ e1 {3 [

, y+ a- s2 U, ]' R2 \; G. {/ X7 Q6.3
抑止电磁干扰的方法
2 N8 P$ T3 P3 r8 m# `
  很好地解决信号完整性问题将改善PCB板的电磁兼容性(EMC)。其中非常重要的是保证PCB板有很好的接地。对复杂的设计采用一个信号层配一个地线层是十分有效的方法。此外,使电路板的最外层信号的密度最小也是减少电磁辐射的好方法,这种方法可采用"表面积层"技术"Build-up"设计制做PCB来实现。表面积层通过在普通工艺 PCB 上增加薄绝缘层和用于贯穿这些层的微孔的组合来实现 ,电阻和电容可埋在表层下,单位面积上的走线密度会增加近一倍,因而可降低 PCB的体积。PCB 面积的缩小对走线的拓扑结构有巨大的影响,这意味着缩小的电流回路,缩小的分支走线长度,而电磁辐射近似正比于电流回路的面积;同时小体积特征意味着高密度引脚封装器件可以被使用,这又使得连线长度下降,从而电流回路减小,提高电磁兼容特性。
: z# z) ]& j8 t: q0 z- \) T: Z# Q9 v& g' m: u" s- a
6.4
其它可采用技术; @: X" @: t  d
  为减小集成电路芯片电源上的电压瞬时过冲,应该为集成电路芯片添加去耦电容。这可以有效去除电源上的毛刺的影响并减少在印制板上的电源环路的辐射。7 h8 A  q5 T  `& @# R: I
  当去耦电容直接连接在集成电路的电源管腿上而不是连接在电源层上时,其平滑毛刺的效果最好。这就是为什么有一些器件插座上带有去耦电容,而有的器件要求去耦电容距器件的距离要足够的小。
. _" L9 k/ X- Y% o: j% z6 H  任何高速和高功耗的器件应尽量放置在一起以减少电源电压瞬时过冲。) N7 g$ ~# j" `1 A* y
  如果没有电源层,那么长的电源连线会在信号和回路间形成环路,成为辐射源和易感应电路。5 ]8 X  a3 Q$ @$ Z0 U# P% V
  走线构成一个不穿过同一网线或其它走线的环路的情况称为开环。如果环路穿过同一网线其它走线则构成闭环。两种情况都会形成天线效应(线天线和环形天线)。天线对外产生EMI辐射,同时自身也是敏感电路。闭环是一个必须考虑的问题,因为它产生的辐射与闭环面积近似成正比。* M0 t) y- B' ?3 o$ r/ c% j! B/ J
结束语+ o$ C0 H* L" d- ^+ b+ L8 \! C
    高速电路设计是一个非常复杂的设计过程,ZUKEN公司的高速电路布线算法(Route Editor)EMC/EMI分析软件(INCASES,Hot-Stage)应用于分析和发现问题。本文所阐述的方法就是专门针对解决这些高速电路设计问题的。此外,在进行高速电路设计时有多个因素需要加以考虑,这些因素有时互相对立。如高速器件布局时位置靠近,虽可以减少延时,但可能产生串扰和显著的热效应。因此在设计中,需权衡各因素,做出全面的折衷考虑;既满足设计要求,又降低设计复杂度。高速PCB设计手段的采用构成了设计过程的可控性,只有可控的,才是可靠的,也才能是成功的!
4 }& q& \  j! O. W/ T0 A2 i! B

作者: ymf2529    时间: 2009-4-23 10:35
謝謝分享




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2