EDA365电子工程师网
标题:
PCB抄板十大常见问题
[打印本页]
作者:
admin
时间:
2019-10-10 09:45
标题:
PCB抄板十大常见问题
+ N# q9 C# Y, k M
& N+ |. ]8 D! ] C$ Y+ Q. {
在PCB抄板的过程中,不可避免的会遇见一些问题,但只要设计者多加注意,就能很好的避免一些问题的发生,接下来,我就给大家列举出在PCB抄板过程中频繁出现的十个问题。
" ?* K2 _0 d# r$ R0 D5 b
3 |9 x; o* \4 F# c( f- y& q1 R2 B
一.字符放置不合理
' m" Q" O& _8 n% g
0 \5 c; j6 v! P, c
( Z8 R% k; L8 H& v
字符盖焊盘SMD焊片,给元件的焊接及印制板的通断测试带来极大的不方便。
# D/ X$ o" S( a" g) Q4 K/ b
字符设计过小,致使丝网印刷艰难,而过大会导致字符互相堆叠,变的难以分辩。
) S) r3 G/ Z1 Z+ I1 `' B4 k6 U
$ f# ? u1 z% b3 t" f5 w
) Y3 f1 k5 [9 @( _6 ]0 S
) ?/ y# L( l, r6 t: }4 R- K5 |
二.加工条理界无法阐明
_0 f, b7 L3 v
, h \7 O0 z( V# {0 z8 @" |+ |
0 j. F" k) V' e: g% Z
单面板设计在TOP层,若不加阐明就正反做,制出来的板子装上器件也欠缺好的焊接。
1 Z- ~% I6 x7 t3 w) J3 z
比如一个四层板设计时采用TOP mid1、mid2 bottom四层,但加工时不是按如许的挨次放置,这就要求阐明。
$ T" ?2 I6 E- E' E% P
+ }7 |3 J7 a; K# T
w- k# z/ V9 K& Y$ ^) E
7 ~! F' @& N% s% Q+ G0 k. M" w
三.用填充块画焊盘
5 `% n% P/ W2 T# k. @9 p
/ t* z$ v+ O& Y- j( i) R
在设计线路时,用填充块画焊盘可以经过DRC检查,但加工是不可的,因为此类焊盘不克不及直接生成阻焊数据,在上阻焊剂时,该填充块区域将被阻焊剂掩盖,致使器件焊装艰难。
# S3 K- e- c* S- g' r$ d2 E
8 L* B. d% K0 f6 N0 L0 K) j5 v! Z& `2 H
0 |% y0 e3 Q, B6 U3 W0 |
四.单面焊盘孔径的设置
* G$ M" R1 W N. t
' b8 F% y- f( f
6 f& n U9 F( M$ P2 H+ M
单面焊盘普通的不需要钻孔,若需要钻孔的话,要标注出来,而且其孔径应该设计为零。要是设计了数值,或许在发生钻孔数据时,此地位就呈现了孔的座标,问题也就呈现出来了。
0 k" \! n5 U) _2 J) R) Q
单面焊盘如果需要钻孔,应该非凡标注出来。
; U3 U [4 }5 s" i6 `; S8 b! t) J
2 `' X# H% |4 a% T8 d2 W0 `
1 q* p! o( h; h) g' N
6 p* }. |5 i* z9 H* B3 b( e8 l
五.焊盘的堆叠
/ v. D( k( ?% f' y3 j3 d3 ~+ @( D; ]
0 b. x$ I. P, w9 V
( d0 v+ d9 W" w: Z
焊盘(除外表贴焊盘外)的堆叠,就意味着孔的堆叠,在钻孔工序过程中,会由于在一处屡次钻孔而导致钻头断掉,引发孔的毁伤。
+ j0 f7 o, O1 m4 b4 y
在多层板中,两个孔堆叠,应当一个孔位为隔离盘,另一孔位为衔接盘,不然绘出底片后会表现为隔离盘,形成报废。
& D% G O) d9 m+ P5 w7 ^, \$ N; `
, a3 c' s. t1 Y ~7 q, o. @
6 ]' ^# \" t# U0 }7 w
六.图形层的滥用
, |* ?1 T8 _# C @ Q5 ]. c
( S/ H0 b8 Z7 d e2 b9 ~
) l! b# ]; g0 S8 H; E/ k" X6 x
在一些图形层上做了无用的连线,即四层板却设计了五层以上的线路,会形成曲解。
7 ]+ b; j' \3 A1 y
设计时图省事,以Protel软件为例对各层都有的线用Board层去画,又用Board层去划标注线,这样在进行光绘数据时,由于未选Board层,漏失落连线而断路,或许会由于选择Board层的标注线而短路,因此设计时坚持图形层的完好和明晰。
7 h- S1 v" T+ |& E5 N3 U% Z+ f
违背惯例性设计,如元件面设计在Bottom层,焊接面设计在Top,形成不必要的麻烦。
4 g- _ l! U$ A: ]
6 X& \4 K+ y- V% O: {
! M+ F0 }- g- O$ j
) Z+ N/ t+ q6 ^4 n* p
七.电地层又是连线又是花焊盘
2 ^3 S" F' Z: `' N7 U
1 L' |: v- y! A$ t2 W
由于设计成花焊盘方法的电源,地层与实践印制板上的图像是相反的,一切的连线都是隔离线,这一点设计者应十分清晰。画几组电源或几种地的隔离线时应注意,不要未闭合,以免两组电源短路。
( r6 N) B- h3 w, Y: Q/ ^5 o6 B
. W6 ?7 N; ~& [. i( s( G4 h5 P% m
9 E8 b; _! l2 \. |- \$ }5 K
- S x7 O3 U8 b& K
八.设计中的填充块太多或填充块用极细的线填充
" R6 _$ g2 s+ o" j$ L1 u
7 u8 d8 V& Z% ^
/ Z& l, w6 }3 |9 W9 q) C# x
生光绘数据有丧失的景象,光绘数据不完全。
: Y% t$ Y4 n3 x
填充块在光绘数据处置时是用线一条一条去画的,因而发生的光绘数据量相当大,添加了数据处置的难度。
7 ]. g- U* r m3 I: {: k/ Y
, V6 [+ `" b0 g2 u, m. J' @6 H4 M0 D \
% w0 S7 Z& b0 r5 R0 Y. W* N/ Q
3 [+ L, ]7 G, O+ C; [7 ^
九.面积网格的间距过小
9 [2 r) u( _' `# }. |
$ U# D, Z- @: j( l* f3 X7 Z
构成大面积网格线同线之间的边缘太小(小于0.3mm),在印制板制造进程中,图转工序在显完影之后轻易发生良多碎膜附着在板子上,形成断线。
2 [3 C4 b: C$ _3 I2 d3 c
. u# W, h8 z' _
, I8 u' t7 g- O
Y, `8 c: c# q
十.形边框设计的不明白
8 g0 R3 c) V4 x
9 L, B% y# d* a5 O7 b$ N6 [
客户在Keep out layer、Board layer、Top over layer等都设计了外形线且这些外形线不重合,造成pcb抄板难判别以哪条外形线为准。
8 r" f$ ?* Y2 x( x M3 h
: `1 z0 ?5 P2 G( C. ]
, b' J0 y6 l" K, i" E* [- j u9 Q
+ d2 l2 S% e7 E
s4 a3 S4 Z& [9 G. Q0 ]) F0 z
. I1 a* ~- C; O A; B. M
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2