EDA365电子工程师网

标题: ddr2的data线可以挂几个颗粒??? [打印本页]

作者: guyun236    时间: 2009-2-26 12:43
标题: ddr2的data线可以挂几个颗粒???
各位兄弟好,小弟请教一个问题,一般的内存条颗粒是上下两面贴的,两两重合在一起,然后一组数据线是挂两个颗粒(分叉很小,因为是上下重叠,共用一个via),这样就要求颗粒的位宽(比如说常用的ddr2内存条,16个颗粒,要求颗粒为8位 位宽,两面贴,每面8颗,8x8=64,所以内存条一个rank的位宽是64位)。
& l8 U- D6 L) m, Z3 i7 K7 c但是现在我有个问题,比如我的设计是16位 位宽的颗粒(受采购的限制),这样就要求每组的数据线挂2个以上的颗粒,请教各位兄弟,一组数据线最多可以挂几个颗粒,如何计算的?拓扑机构应该是什么样的?# E& Z) a' R  E# O  l4 n; h6 [, r+ J' C

3 m2 b1 m3 O- M非常感谢各位兄弟
作者: liqiangln    时间: 2009-2-26 20:24
这个主要就是容性负载的问题,首先你要看自己CPU那边有几个CS信号,你知道每组数据线上挂几个颗粒,首先是受到CS信号数量的限制。如果CS信号是4个那么就是4个颗粒了,最好。然后你去仿真在一片颗粒操作的时候,数据线上还有3颗是未工作的,那么就是stub,并且还有容性,你仿真的时候主要注意信号的上升沿,看是否满足要求。
作者: kyp    时间: 2009-7-5 17:21
不是很懂




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2