EDA365电子工程师网

标题: typec-c 信号检测?看不懂里面的mos,太复杂了 [打印本页]

作者: soswelcome    时间: 2018-6-29 14:07
标题: typec-c 信号检测?看不懂里面的mos,太复杂了
typec-c 信号检测?看不懂里面的mos,太复杂了?
% d9 \- A0 o2 k6 t
' C; M2 |( f: Z+ [  mpdf是该款芯片介绍,在 第7页 是整个电路图,我截图了一些mos电路,看的云里雾里的,悲剧中3 |# `7 Q0 U9 m2 D7 F
高位高人能看懂这个电路,给详细分析一下哦?$ |, L1 }7 W9 E$ h, h1 Q
我推测应该是type-c 接口的可以充放电电路吧?不懂啊,这么多mos,具体可以分析一下吗?
- s; h' E9 P2 w/ b
# j2 }1 C2 W9 G6 B2 }/ \
. X% F( Q  T- I  |) f: @5 ^% ^9 P0 c" q9 W0 }0 M* }/ O

001.png (27.2 KB, 下载次数: 0)

001.png

002.png (29.88 KB, 下载次数: 0)

002.png

003.png (57.91 KB, 下载次数: 0)

003.png

004.png (20.69 KB, 下载次数: 0)

004.png

LDR6023 Spec EN V2.0-电路图.pdf

1.51 MB, 下载次数: 15, 下载积分: 威望 -5


作者: soswelcome    时间: 2018-6-29 14:10
本帖最后由 soswelcome 于 2018-6-29 14:29 编辑
5 M% Q! |& [/ ?9 P+ r( F
# c  M9 ?% V# x4 e3 n6 h6 j坐等高手
作者: soswelcome    时间: 2018-6-29 14:11
USB3.1被称之为USB Type-C,从富士康公布的渲染图中可以看出Type-C采用了更小的全新设计,由于是对称设计我们在使用时不需要区分正反,和苹果Lightning接口很相似。, ]. [* i0 o0 K* Y
    另外USB3.1 Micro-B也发生了变化,变得更宽更薄,不过依然可以兼容现有的microUSB数据线。性能方面USB 3.1也将传输带宽从USB 3.0 5Gbps翻番到了10Gbps,同时还把供电电流从1.5A大幅增加到了3-5A,不但性能更快,充电也会快得多。
0 j) b3 y( Y! r4 M9 S
  [, K- _6 ~3 h9 j4 X1 R9 F1 S* {
& q3 @' h! J. t4 v0 w但是遇到具体电路,就无法分析出来了,希望高手能一点点的把它分析出来
作者: kobeismygod    时间: 2018-6-30 11:13
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同时,如果VBUS没电,也就是type c spec中的dead battery的状态的时候,可以通过C0或者C1的type c 口可以通过Q1和D2给芯片供电,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。
7 e; k" O) _! d! }+ c* q( M第二幅图应该是对应两个C口的VBUS上电的检测,任一个VBUS上电,对应的被上拉的信号都会被拉低。,,从而MCU就知道是哪个C口的VBUS已经ready
0 y6 m4 V' g# t0 k/ J第三幅图应该是两个C口的CC引脚的状态配置和检测,其中C0应该是DRP类型的端口,因为CC上既有作为sink用到的5.1k下拉,又有作为source用的180ua.330ua的上拉,同时USB_C0_CC1/2也是对CC电平状态的检测,MOS管的主要是DRP状态切换,但是C1看起来应该只能作为sink,因为它只有下拉电阻,至于为什么是7.5k,不是5.1k这个不是很清楚。
作者: kobeismygod    时间: 2018-6-30 11:15
本帖最后由 kobeismygod 于 2018-6-30 14:54 编辑 ! ~# Y$ `: V, N1 s3 c

3 t% G1 O6 L8 H
作者: soswelcome    时间: 2018-7-2 09:38
kobeismygod 发表于 2018-6-30 11:13/ g9 `5 H. a. m7 ]# P) M
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同 ...

8 L7 K+ j4 T) }6 u非常感谢,大概了明白了一点点6 ?) D5 |) g! F' Y% {

- }3 u! `6 S9 O8 [" L6 C4 \又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理由找到啊' z% k2 z4 _+ t, \3 w

作者: soswelcome    时间: 2018-7-2 10:09
kobeismygod 发表于 2018-6-30 11:13; T0 a) P; R8 T7 r' m
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同 ...

+ I  k& b# V& B4 i! |5 r在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。+ V" |5 D) z, @5 q3 ^. p
8 J% R# T' k$ F9 W! m. D% S
感觉是否只需要D2就可以防止两个VBUS同时导通啦,也就是说Q1可以去掉?不知道要Q1的作用是什么?/ b: H* P+ W* T; V$ P* I: @) \0 V5 z

作者: kobeismygod    时间: 2018-7-2 13:38
soswelcome 发表于 2018-7-2 09:38
8 q3 i) X) P4 L! n/ d6 M非常感谢,大概了明白了一点点
" x# V  e+ [# K4 i. W% n6 z" E4 t( Q6 R- i' k
又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理 ...

+ o5 _( p" A8 J* o+ z+ O% Y8 e在完整的原理图里面180ua 对应的是1.5A充电,330ua对应的是3A充电5 E# F4 k( j5 K
/ @" r7 y! u1 N# W$ P

, ~8 X/ V4 x: i/ d2 k7 @" ^" e
作者: kobeismygod    时间: 2018-7-2 14:36
soswelcome 发表于 2018-7-2 10:09
# I/ S  m& w( w/ |. n3 P在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0 ...
& q4 F! h8 V3 P1 K
我理解Q1的作用是给VBUS提供一个低阻抗通路,因为C0 口的电流最大可能达到3A或者以上。
3 j; t# g, S1 I, u- Y




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2