EDA365电子工程师网

标题: 加動態銅皮,已 assign Net, 為何這銅皮沒有跟焊盤 (same net) 連在一起 ? [打印本页]

作者: peaking    时间: 2018-6-6 15:57
标题: 加動態銅皮,已 assign Net, 為何這銅皮沒有跟焊盤 (same net) 連在一起 ?
如題。
+ q" a! {% e! n8 G謝謝!
1 T+ x6 u: F, \. G( M' g7 R
作者: peaking    时间: 2018-6-6 16:14
标题: Modify picture
本帖最后由 peaking 于 2018-6-6 16:43 编辑 0 O' p: [8 ?. |5 T) H
- J/ y9 u0 U3 _! J. V$ E; D: g$ [$ D
Add a picture4 s1 x( P+ C  E* T% g* t: E* w
' I, V, s' s5 A3 \6 l! S% C" K: }/ j

Copper_pour.jpg (172.42 KB, 下载次数: 1)

Copper_pour.jpg

作者: peaking    时间: 2018-6-6 16:53
找到了。原來要去 Shape -> Global Dynamic Parameters
$ _- ^" Z0 _2 T8 Y  J/ i# U把 Thermal relief connects 中的 SMD pin 設為 Full contact( ]; m, I7 o7 ?0 ^2 ]
但另一个問題又來了
作者: peaking    时间: 2018-6-6 16:58
USB 插頭的 差分線跟電源線相鄰。( v3 p! r( o; A& |# Y; R
在 VCC 和 GND 我想加銅皮,但這樣就會有 DRC Error 了。
$ r. E* V" i* C$ ?$ |# m請問 Constraint 要怎樣設定才好?( }% [0 N! ?2 n% m1 C
謝謝!
4 D) c0 C/ l' f( f& l9 r

Constrain_Setting.png (29.07 KB, 下载次数: 0)

Constrain_Setting.png

作者: 這侽孓譙悴丶    时间: 2018-6-6 17:50
画规则区域,或者铜箔在焊盘里面削掉一些,满足shape到smd pin的间距要求就不会报错!
作者: peaking    时间: 2018-6-7 10:13
"画规则区域" 確是好方法。" U6 S# k* l) y2 r) o1 v. A, m" y
謝謝 指教
作者: peaking    时间: 2018-6-7 10:23
畫了動態銅皮後,可否暫時不顯示出來,因為修改走線時會很亂




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2