EDA365电子工程师网

标题: 请指教:接口芯片ADV7619,跑3G,差分对该如何应对 [打印本页]

作者: woshii菜鸟    时间: 2018-5-11 11:38
标题: 请指教:接口芯片ADV7619,跑3G,差分对该如何应对
请指教:接口芯片ADV7619,跑3G,差分对该如何应对
9 M3 N; _3 ?6 X9 D$ [6 u) S5 ~
作者: zltwin    时间: 2018-5-11 14:13
不明白。
作者: diff    时间: 2018-5-11 14:58
可否截图看看
作者: denglu    时间: 2018-5-11 16:15
3G算正常高速信号,+ b* t2 @! E: |* f/ }4 P" c( d
1、阻抗控好(参考完整地平面,过孔掏空,电容相邻层掏空,3g可以导弧线)! V5 C, u7 E* S0 H
2、拉大间距(线线间距20mil,线孔、线shape都适当加大,远离强干扰源)
9 ~# n4 F8 `1 L3 N9 o3、差分对内等长控5mil以内
+ K- ?! c  N+ u! Q% X4、尽量走最优内层
作者: Ailacee    时间: 2018-5-13 23:30
学习啦,嘿嘿
作者: 哈士奇的主人    时间: 2018-5-15 11:57
denglu 发表于 2018-5-11 16:155 {, W6 f) h( Y6 N' {
3G算正常高速信号,
/ L/ j3 o9 p5 v4 S; {8 @: ]1、阻抗控好(参考完整地平面,过孔掏空,电容相邻层掏空,3g可以导弧线)
* Z! {% Q( @9 V& a0 x1 Z8 a  n2、拉大间 ...

, C8 X1 z; O6 L, B4 X* p) d是的啊,还有打过孔处添加GND孔,远离干扰源
作者: 剑铮奇迹    时间: 2018-5-15 20:00
正常走就行,不用应对
作者: J蓝虹    时间: 2018-5-16 15:20
5G以下的不用太折腾,少打孔、控制好等长就可以




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2