EDA365电子工程师网
标题:
未用的芯片管脚一般怎么接?
[打印本页]
作者:
miller678
时间:
2018-4-11 10:19
标题:
未用的芯片管脚一般怎么接?
大规模芯片都集成了很多功能模块,但是在实际的电路设计中不可能把芯片所有的功能模块(或者说接口)全部用上,因此总会有或多或少的管脚会“用不上”,那这些未用的管脚一般怎么处理呢?
' w) ^ O2 X! K+ v! [% y
管脚一般大致分为如下几类:
8 O6 M9 q) j- S/ Y: w0 E4 Q l) y
1)input 输入;
/ J0 W) T1 U8 j% {, W ]
2)output 输出;
) u( k4 T+ H" n* c# x
3)
Bidirectional 输入/输出
' `; p# G# T9 U4 i K+ O
4)power 电源地
1 H. H! U9 S7 D3 [7 P8 b9 x
; B E) q$ M6 ]* f9 Y A
) v+ ?; f' F; ?
于输出管脚Output pin,除非芯片有特殊说明和要求之外,都是可以直接悬空处理的;
3 y; C, f' [& x1 s% d+ L
既是输出又是输入的Bidirectional,一般这一类管脚通常就当做输出管脚来看待即可;
% Q$ Q7 l2 {+ ~! ?+ z# L8 f
input 对照器件手册里说明的设置:
3 w9 g0 Z9 ?. A/ R
1)时钟输入类功能的管脚,不用时直接接地处理或者通过一个下拉电阻接地,防止管脚受到干扰影响芯片正常运行;
s% Q: j: s# d% a& h& o: X G. |( `
2)一些使能控制类的管脚,如果不使用,最好上下拉到一个固定的功能触发电平,让管脚有一个稳定的参考电平输入;
/ u0 ~5 r% J8 k* s2 Q( f! |7 P8 {
3)对于硬件配置类功能的管脚,不用时也需要固定为高电平或者低电平,当然大多数的芯片内部一般都有默认的上下拉匹配,也可以选择悬空处理,但是如果是比较敏感的信号的话,外部一个强制的上下拉会可靠很多;
0 {* U6 X4 ]7 U4 G3 C
4)对个别管脚在不确定的情况下,最好把上下拉电阻都预留,调试的时候可以根据实际表现来选择是上拉还是下拉;
7 p( I5 t, f5 R" E' {
# p, H: k$ L. f- |- i3 G ~
+ K( c: [$ G+ u3 D- R5 i3 ?
各位大神们 ,这样是不是就比较全面?还有什么需要注意的吗?
$ c6 S7 f6 z) K; q
作者:
cheng
时间:
2018-4-11 10:23
不用的脚,没特殊说明的,你悬空就好了
作者:
EDA_RSW
时间:
2018-4-12 16:23
很全面了。
j/ C: F( X8 ~3 o3 _
出于“安全”考虑(防止出现疑难杂症),尽量将不用的管脚通过软件将Bidirectional管脚配置成输出功能,然后悬空。防止静电或EMI引起的程序紊乱。
作者:
czxjuren
时间:
2018-4-12 21:40
同意楼上
作者:
renxiangbing1
时间:
2018-4-12 22:52
同意楼上
作者:
zltwin
时间:
2018-4-13 13:55
学习了
作者:
addonewang
时间:
2018-4-16 17:43
同意楼上
作者:
海阔天空719
时间:
2018-4-17 13:47
没特殊要求,就悬空好了
作者:
WuJin_eOakJ
时间:
2018-4-17 17:31
学习了
% d* M7 L) \; Z# \; S+ `) n2 S
作者:
lukeluck
时间:
2018-4-17 18:07
双路或者多路运放 不用的同相或者反相管脚必须接地!
作者:
xiaowenwu1989
时间:
2018-4-19 15:28
你这不太详细,请再细划
作者:
piaoyang
时间:
2018-4-19 16:21
就不接呗,悬空
/ y' z: k7 x% s3 W! t' H; z+ H
作者:
blance117
时间:
2018-4-25 14:22
学习了
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2