EDA365电子工程师网

标题: DDR仿真网络选择 [打印本页]

作者: dhgchina    时间: 2018-1-11 17:30
标题: DDR仿真网络选择
使用DDR仿真的时候,选择数据网络的时候为何DQ/DM分一起,见图中箭头处。是哪里出错了,如何改正?求教7 l! p3 K% K& D6 Z' e6 W: X& Z5 n# F

2018-01-11_17-24-33.jpg (189.53 KB, 下载次数: 2)

2018-01-11_17-24-33.jpg

作者: superlish    时间: 2018-1-13 10:32
前面网络那一步没有问题吗?5 k5 V, V9 v) h' o7 z

4 I7 ~& N# t& G! O/ x* w% e
作者: GHOST    时间: 2018-1-13 14:58
参考差分的形式,你的模型是不是有问题?定义了差分?
作者: dhgchina    时间: 2018-1-15 10:26
superlish 发表于 2018-1-13 10:32
. g( Y8 G+ ^4 P. P( L前面网络那一步没有问题吗?
* t1 Q' \0 T* y+ m3 u
没有问题,就是软件自动定义仿真网络的时候就把四根信号两两分一起了,不知道是什么原因。
& w! |: l/ R+ H3 D, t; o
作者: dhgchina    时间: 2018-1-15 10:29
GHOST 发表于 2018-1-13 14:58
) P9 K, ]9 m$ z5 F3 w, j2 R; J( j参考差分的形式,你的模型是不是有问题?定义了差分?

' w9 c' B; R  O0 Z6 t& n" d有这种可能,我也怀疑是模型带来的问题,CPU厂家给的模型,DDR3自己网上下载的,我换了三个DDR3发现没变化,应该是CPU模型带来的问题,这种情况怎么解决啊?模型里怎么查看?
& K1 N4 p8 l% o& Y! _+ v* n+ r
作者: GHOST    时间: 2018-1-15 11:53
dhgchina 发表于 2018-1-15 10:29+ u( o2 n; }) Z  _
有这种可能,我也怀疑是模型带来的问题,CPU厂家给的模型,DDR3自己网上下载的,我换了三个DDR3发现没变 ...
5 B$ M+ e" F! f/ G
直接打开就可以看啊
) G( D/ d4 b% j
作者: dhgchina    时间: 2018-1-15 17:13
GHOST 发表于 2018-1-15 11:53
& ?$ t; i) t$ }6 S. s直接打开就可以看啊
! h' x' A  c1 E; J: J" O
打开看没问题啊,有什么解决办法没有?
" z' H& \# c8 f# L* q$ T

2018-01-15_17-10-47.jpg (321.1 KB, 下载次数: 0)

2018-01-15_17-10-47.jpg

作者: dhgchina    时间: 2018-1-15 20:27
GHOST 发表于 2018-1-15 11:53
* g, k, @, S8 ~8 a; Z$ G( _, `直接打开就可以看啊

7 s- C# Y% y+ {- p" ?3 R问题解决了,确实是模型的问题,DDR3模型里面定义的差分管脚没对应,换一个模型解决了
6 }, e2 ]$ `( @$ R3 j) p8 a/ e7 o3 Y, A
作者: 深圳—allegro    时间: 2018-3-12 20:10
提示: 作者被禁止或删除 内容自动屏蔽
作者: 306871268    时间: 2018-4-29 00:31
学习学习




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2