EDA365电子工程师网

标题: DDR仿真网络选择 [打印本页]

作者: dhgchina    时间: 2018-1-11 17:30
标题: DDR仿真网络选择
使用DDR仿真的时候,选择数据网络的时候为何DQ/DM分一起,见图中箭头处。是哪里出错了,如何改正?求教
7 N6 ~' X4 j/ }- p$ B

2018-01-11_17-24-33.jpg (189.53 KB, 下载次数: 2)

2018-01-11_17-24-33.jpg

作者: superlish    时间: 2018-1-13 10:32
前面网络那一步没有问题吗?0 H) e) f+ ]5 e' D$ B

$ B6 A- r% p4 q$ s5 q; V. f
作者: GHOST    时间: 2018-1-13 14:58
参考差分的形式,你的模型是不是有问题?定义了差分?
作者: dhgchina    时间: 2018-1-15 10:26
superlish 发表于 2018-1-13 10:32: |! |8 `. x6 O
前面网络那一步没有问题吗?
. G6 f6 s. L. z: L( p. Y
没有问题,就是软件自动定义仿真网络的时候就把四根信号两两分一起了,不知道是什么原因。
2 u2 O/ [+ W: [& O
作者: dhgchina    时间: 2018-1-15 10:29
GHOST 发表于 2018-1-13 14:58
' X$ ~4 y( l7 `- {' e& l+ t参考差分的形式,你的模型是不是有问题?定义了差分?
8 g3 q# A0 K0 _; }* d
有这种可能,我也怀疑是模型带来的问题,CPU厂家给的模型,DDR3自己网上下载的,我换了三个DDR3发现没变化,应该是CPU模型带来的问题,这种情况怎么解决啊?模型里怎么查看?$ f+ u8 O& x1 E9 j) n

作者: GHOST    时间: 2018-1-15 11:53
dhgchina 发表于 2018-1-15 10:29
6 y7 ]# ^5 P$ B( e/ ~) q有这种可能,我也怀疑是模型带来的问题,CPU厂家给的模型,DDR3自己网上下载的,我换了三个DDR3发现没变 ...
; K% d& x& l" T/ t  W& h- I0 T
直接打开就可以看啊
, r) z4 H' O/ o7 Y
作者: dhgchina    时间: 2018-1-15 17:13
GHOST 发表于 2018-1-15 11:53' S/ h( c! n1 u" n& f( Q2 n1 N
直接打开就可以看啊

0 V1 w4 a/ C" w! S( Q打开看没问题啊,有什么解决办法没有?
' [3 I# v9 W& T# _5 B

2018-01-15_17-10-47.jpg (321.1 KB, 下载次数: 0)

2018-01-15_17-10-47.jpg

作者: dhgchina    时间: 2018-1-15 20:27
GHOST 发表于 2018-1-15 11:53$ W* o2 o8 A6 k- C+ K
直接打开就可以看啊

8 {4 ^% \# I; b/ U问题解决了,确实是模型的问题,DDR3模型里面定义的差分管脚没对应,换一个模型解决了
( D5 j1 e4 C- x
作者: 深圳—allegro    时间: 2018-3-12 20:10
提示: 作者被禁止或删除 内容自动屏蔽
作者: 306871268    时间: 2018-4-29 00:31
学习学习




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2