EDA365电子工程师网
标题:
处理器和SDRAM之间的数据总线,地址总线中间一定要加电阻吗?
[打印本页]
作者:
zhtoad
时间:
2009-1-2 15:02
标题:
处理器和SDRAM之间的数据总线,地址总线中间一定要加电阻吗?
处理器和SDRAM之间的数据总线,地址总线,一定要加电阻吗?(信号完整性)
1 |" C3 g1 U' @# U+ L+ k, a S' H
俺也是个初学者,对信号完整性了解不多。只是看到参考电路上,DSP(单片机)和SDRAM之间的数据总线,地址总线中间都加了小电阻。感觉是信号完整性用的 。
. O1 q$ l+ K4 i: ]
但是现在布线的时候,感觉比较麻烦,不如不加这个呢。所以,我想问一下。
@7 \( o7 e% R1 c$ @6 H
DSP(单片机)和SDRAM之间的数据总线,地址总线,一定要加电阻吗?什么时候一定要加?
作者:
zyunfei
时间:
2009-1-3 09:43
最好是加上去,为了以后的阻抗匹配!
8 _, F; y( A$ y/ E+ |0 s
8 |6 u7 J7 t+ r: |/ _5 N+ ]6 \
还有就是看你的时钟处理速度,速度不高,距离不远的话可以不加!
9 H9 i3 X/ ? k) ]9 @, Y
+ l c# W' | N
我做得板子除了端口一般很少用匹配电阻
作者:
tigerish
时间:
2009-1-3 11:58
不一定,看应用情况!
9 D y* f6 |- i, u
我曾经测试并稳定使用过SDRAM跑到166MHz没有串联电阻
作者:
tigerish
时间:
2009-1-3 11:59
而且还要看你的Layout做得怎么样!
作者:
neo_guan
时间:
2009-2-3 10:40
学习中
作者:
cwfang
时间:
2010-7-16 15:12
回复
3#
tigerish
- @" U4 H' P5 N6 v) ~/ y R& `
# [- Z1 y) P: e* N0 J! H n9 Q* q9 q
' @. A' g9 Y% D/ P, e
我现在正在做sdram,不做匹配能跑166M,怎么layout,有什么特殊要求没?
作者:
wushimin6
时间:
2010-11-22 12:34
:):):)
作者:
zcyxh12345
时间:
2011-3-4 09:35
要看布板情况而定。
作者:
wcn312318697
时间:
2011-8-25 20:50
额,我也见过166不加匹配的,但是我自己仿真的时候还是会看到过冲。。是不是layout方面有什么特殊的做法啊,望高手指点啊!!
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2