EDA365电子工程师网

标题: Hyperlynx DDR时序模型如何建立 [打印本页]

作者: xingnuolgsx    时间: 2017-12-5 10:31
标题: Hyperlynx DDR时序模型如何建立
最近在学习用Hyperlynx仿真DDR,对时序模型的建立有一些疑问,还请各位指教:, }$ B7 T6 ^: V3 ?* B' U* x
1、如果想自己建立DDR的时序模型,里面的各个参数值怎么设置?看了Mentor的技术文档(比如tACCSkew,tCKDQS, tDQSDQQ, tDH, tDS这些值是哪来呢),7 t4 k/ {" L% G/ `
还是云里雾里的,大家有没有这方面的资料可以发出来共享一下呢?
! A  D6 u6 y! N, m) w: v' o9 A2、如果用标准的时序模型,看了hyperlynx安装库里面有很多时序文件,这些文件有什么区别呢?
7 ]$ ^- _. \0 o& Y2 p+ J看了一下感觉里面定义的内容不太一样,我在仿真的时候要如何选择时序模型呢?' U# O" j/ ]  Q: A( `1 y
感觉自己看资料进展很慢,遇到问题就进行不下去了,希望能得到高手的指导,谢谢大家2 z6 J7 g: W. W7 n+ k+ A2 ~( v! j

1.png (43.41 KB, 下载次数: 1)

安装库里的时序文件

安装库里的时序文件

作者: GHOST    时间: 2017-12-5 15:28
1、那些参数可以找芯片手册看* B. J! \, O- \7 ]  N8 }
2、hyperlynx 仿DDR有向导的,按步骤就可以了吧,一般可以按默认的$ |7 p' `* }8 r4 @" x$ g
& a  `1 T, J  x& ^0 l( w+ ]" b* t

作者: superlish    时间: 2017-12-5 15:42
论坛上有相关资料,可以搜索关注下
: G/ L- v, \- A, ?
, W1 M3 @- ~2 n% ?4 \https://www.eda365.com/forum.php? ... amp;_dsign=780c4edf
3 o+ `9 ?8 q) {: Bhttps://www.eda365.com/forum.php? ... amp;_dsign=7f4ebb638 [7 _7 l8 ^' n# s9 v" _+ h0 L
https://www.eda365.com/forum.php? ... amp;_dsign=b91e4bb2
; K$ N; }9 s+ V4 W' u7 b! }( v; e
作者: 番茄酱_cE557    时间: 2018-1-5 09:11
关注下
作者: 332109959    时间: 2018-1-7 17:06
hyperlynx仿真DDRX时 MCP无法加入 需要删除NAND的走线吗
作者: 宣棠電磁    时间: 2018-4-11 11:22
xingnuolgsx 您好  tACCSkew是來自controller 的  data sheet,tCKDQS是clock跟DQS的skew,是由 tDDKHMH導出,而 tDQSDQ(min) and tDQSDQ(max) 是由 tDDKHDS或tDDKLDS跟 tDDKHDS或tDDKLDX導出,tDH, tDS是DDR flip flop的setup time 跟 hold time,在memory端,JEDEC有統一規定,在controller端就要看各晶片的datasheet。詳細的定義可以看Hyperlynx user guide 第5章 Simulation Results(9.4版以後),若是9.3版以前,請看第12章 Simulating DDRx Memory Interfaces。
作者: sccleo    时间: 2018-4-22 13:24
:):):):):)
作者: ccb1325    时间: 2018-5-10 14:58
:lol:lol:lol




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2