EDA365电子工程师网

标题: 多个原理图设计 [打印本页]

作者: lize314    时间: 2017-11-9 11:48
标题: 多个原理图设计
有好几页原理图,对应一个PCB板,如何设计? 能像candence那样吗?就是好几个原理图,不想用层次原理图感觉搞不清楚,这样的话,能对这几页原理图一起器件编号吗?还有网络连接该如何设置,比如第一页一个网络连接到第二页网络?
* t& h% k2 `) b7 v  n
作者: yihafewu    时间: 2017-11-9 13:13
AD可以分层次设计,也可以不分层次设计。6 r' L) A7 Q9 S- B' `
如果不分层次设计,那么请记住:
# V* _% g3 h) T, w' m8 L1 C3 z1、不使用sheet symbol。; s. ?- I" X" C3 L2 v
2、每页之间的网络连接只使用netlabel,不使用port,当然电源和地可以使用power port;或者,可以使用port,但是在工程选项里把Net Identifier Scope 改为Global (Netlabels and ports global) 。
作者: lize314    时间: 2017-11-9 13:25
yihafewu 发表于 2017-11-9 13:13
8 O5 _; h" C" {7 e& }AD可以分层次设计,也可以不分层次设计。
( ?) ?0 `9 G  D  x3 J: B6 P/ O" n如果不分层次设计,那么请记住:
) {: @+ [3 x2 x  S4 o4 o! ]' d5 K1、不使用sheet symbol。

6 b- y4 _6 b* W3 E: P" {- ?/ K+ l7 R* r6 i谢谢你的回复,我试过了如下图所示好像可以.+ |5 P) f3 Y, |/ N% N7 c
1.但是我原理图1和2都有一个电容编号为C1002,怎么不报错,还可以导入:" a( o8 y% u, `
2.你说的那个port我好像没用过,不太清楚,在哪里设置啊?
: V( J3 ~( }1 g2 f/ j9 }2 i . p: Q  _2 q+ S! z; U  V7 e

作者: yihafewu    时间: 2017-11-9 16:45
不用port就不用设置。
, x- v9 ?$ L. z8 I$ {不报错,编译的时候要选择工程编译,然后在project options里看看,Error Report里是否设置Duplicate Part Designators为error。
作者: yihafewu    时间: 2017-11-9 16:47
你的图里已经报错了,两个地方可以看出来。9 U) }2 L- w: k* ~2 g' ^4 P
第一、C1002的红色波浪线。
: V7 @2 M- m) V第二、弹出的对话框的最底下红色字。
作者: lize314    时间: 2017-11-10 08:19
谢谢帮忙解答!我先自己找下。
作者: lize314    时间: 2017-11-10 08:31
本帖最后由 lize314 于 2017-11-10 08:37 编辑
  X$ C, h# w$ x& Y7 x: y( D3 J* s5 B' v( I" P7 d
1.我找到了,没设置成global就报错,设置完了之后就行了。
4 G8 Z6 G1 z0 {4 Y0 n
7 c9 M, m3 F) r! @2.多个原理图可以使用power port,取巧下,假如我所有的网络都使用power port应该也是可以的吧?+ x% U  W) P: r& Z
( g7 O2 L! }* W2 T

$ M- d' J1 V) O- d! ~. ], G
作者: yihafewu    时间: 2017-11-24 09:08
关键看你Net Identifier Scope里选哪个。
5 F9 g$ _/ h* p3 ?6 ?0 I软件默认是Automatic(Based on project contents),你用power Port连接网络,是可以的。5 O# \$ Y* c% M$ }" o! m7 m
但是如果不小心选的是Strict Hierarchical ,那么power Port也只能在子图内连接。
1 Q9 h. g& f0 b, A0 y* V1 O* T无论哪种情况,都不建议使用power Port 来连接普通网络,毕竟power Port不是用来干这个活的。
作者: linbanyon    时间: 2018-6-3 10:57
学习




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2