EDA365电子工程师网

标题: LVDS的接受端一定要加100欧电阻吗? [打印本页]

作者: dqwuf2008    时间: 2017-10-26 16:49
hawk1226 发表于 2017-10-27 16:21
# y# Y2 v& h5 z1 _9 @7 x' xLVDS的端接电阻是电路结构要求的,  p4 H$ O1 t+ L0 I
似乎和反射没关系。

1 q& n) z& |1 X' J" i  I6 t8 ?论坛的系统时间错了,现在26号,发的贴子都成27号的了
作者: 673835452    时间: 2017-10-26 17:12
xuexi
作者: dqwuf2008    时间: 2017-10-26 21:50
标题: LVDS的接受端一定要加100欧电阻吗?
如果不加的话会怎么样?
2 N! P' m6 A; v% n8 l5 m, W
作者: 超級狗    时间: 2017-10-26 22:13
LVDS TERMINATION* R7 t5 z/ c  n
The single resistor approach is the most common LVDS termination method because of its simplicity. Proper termination not only avoids reflection problems, but also reduces unwanted electromagnetic emissions.! |( `0 [, I7 k9 t0 |
  x' m4 E5 y5 d  @% V0 M% m

3 c" q0 G7 L: D4 A3 g
: B- }9 h% E- E& b3 v! K2 s
作者: 超級狗    时间: 2017-10-26 22:27
我的經驗是走線短的話沒什麼問題,走線太長的話就看你的運氣。
0 I' ]) p8 L( E7 v  r2 C3 H: H5 z
0 T) ^: S+ \3 @/ [$ G$ l' W: q前一陣子剛好研究終端電路Termination Circuit),有些文檔是這麼說的。
9 F5 P5 o+ K4 E- D( F$ i  d/ a4 g- x+ A2 e/ b

Reflection Condition.jpg (84.1 KB, 下载次数: 2)

Reflection Condition.jpg

作者: i265    时间: 2017-10-27 08:59
hawk1226 发表于 2017-10-27 16:21& k1 g. A3 a' A% Q0 A( S, e
LVDS的端接电阻是电路结构要求的,
9 O* J) m# J' G, q% y# c似乎和反射没关系。

8 F( Y" ?' W& M6 E' b2 ^是的   
! R* `0 r0 r7 i
作者: 波可_kjrGb    时间: 2017-10-27 09:27
学习
作者: Aston    时间: 2017-10-27 14:48
验证才是大事!
4 n1 ]8 {0 ^* m% ?& \
作者: hawk1226    时间: 2017-10-27 16:21
LVDS的端接电阻是电路结构要求的,
: S6 `$ w+ R" l似乎和反射没关系。  P7 h5 N& r1 p4 D) R: V" C; z* s/ M
+ z( Y6 G" J$ X6 Z
另外现在是10-26  16:21,发现LZ是在今晚发表的问题。
5 u' V: z4 C. G# h; ^0 t& C8 F很是恐惧!
作者: cx1194618648    时间: 2017-10-28 10:49
LVDS放送端是一个恒流源,在接受端芯片内部有一个100欧电阻(看芯片),这样回路上产生了恒定的电压。速率也很关键,我们这测试过双绞线走10m左右没问题,但速率为15MHz。一点愚见
作者: cjz351421568    时间: 2017-10-30 11:49
小白表示不懂哦




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2